独家首发书籍预售!依托版图设计工具Cadence Virtuoso 617的《CMOS模拟集成电路版图设计:基础、方法与验证 》

EETOP 2021-11-27 17:05
学ic设计好课,尽在创芯大讲堂


◆编辑推荐◆
本书依托版图设计工具Cadence Virtuoso 617和物理验证工具SIEMENS Calibre,从模拟集成电路版图的基本概念、方法入手,包含多个典型模拟集成电路版图的设计实例,向读者介绍模拟集成电路版图设计的理论基础和实用设计方法,以供从事CMOS模拟集成电路版图设计的读者参考讨论之用。


预售期图书7折优惠,11月26日发货

扫描下方二维码直接购买



图书简介
        本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具入手,循序渐进地介绍了CMOS模拟集成电路版图规划、布局、设计到验证的全流程。


      详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence Virtuoso 617与SIEMENS Calibre。


      同时展示了运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等典型模拟集成电路版图的设计实例,并对LVS验证中的典型案例进行了归纳和总结。

      本书内容由浅入深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、流程和基本方法。

 

      对于进行CMOS模拟集成电路学习的本科生、研究生,以及这个领域的工程师,都会有一定的帮助。


目录◆


 前言


 第1章先进集成电路器件


 1.1概述1
 1.2平面全耗尽绝缘衬底上硅
 (FD-SOI)MOSFET4
 1.2.1采用薄氧化埋层的原因5
 1.2.2超薄体中的二维效应8
 1.3FinFET11
 1.3.1三栅以及双栅FinFET12
 1.3.2实际中的结构选择19
 1.4基于gm/ID的设计方法20
 1.4.1模拟集成电路的层次化
 设计20
 1.4.2gm/ID设计方法所处的
 地位21
 1.4.3gm/ID设计方法的优势22
 1.4.4基于Vov的设计方法23
 1.4.5gm/ID设计方法详述27
 1.4.6基于gm/ID的设计实例31


 第2章CMOS模拟集成电路版图


 基础33
 2.1CMOS模拟集成电路设计
 流程33
 2.2CMOS模拟集成电路版图
 定义36
 2.3CMOS模拟集成电路版图设计
 流程37
 2.3.1版图规划38
 2.3.2版图设计实现39
 2.3.3版图验证40
 2.3.4版图完成41
 2.4版图设计通用规则42
 2.5版图布局44
 2.5.1对称约束下的晶体管级
 布局45
 2.5.2版图约束下的层次化
 布局46
 2.6版图布线50
 2.7CMOS模拟集成电路版图匹配
 设计54
 2.7.1CMOS工艺失配机理54
 2.7.2元器件版图匹配设计
 规则56


 第3章Cadence Virtuoso 617版图


 设计工具59
 3.1Cadence Virtuoso 617
 界面介绍59
 3.1.1Cadence Virtuoso 617 CIW
 界面介绍60
 3.1.2Cadence Virtuoso 617 Library
 Manager界面介绍66
 3.1.3Cadence Virtuoso 617 Library
 Path Editor操作介绍85
 3.1.4Cadence Virtuoso 617 Layout
 Editor界面介绍96
 3.2Virtuoso 基本操作124
 3.2.1创建圆形124
 3.2.2创建矩形125
 3.2.3创建路径126
 3.2.4创建标识名127
 3.2.5调用器件和阵列128
 3.2.6创建接触孔和通孔130
 3.2.7创建环形图形131
 3.2.8移动命令132
 3.2.9复制命令133
 3.2.10拉伸命令134
 3.2.11删除命令135
 3.2.12合并命令135
 3.2.13改变层次关系命令136
 3.2.14切割命令138
 3.2.15旋转命令139
 3.2.16属性命令140
 3.2.17分离命令141
 3.2.18改变形状命令142
 3.2.19版图层扩缩命令143


 第4章SIEMENS Calibre版图


 验证工具145
 4.1SIEMENS Calibre版图验证工具
 简介145
 4.2SIEMENS Calibre版图验证工具
 调用145
 4.2.1采用Virtuoso Layout Editor
 内嵌方式启动146
 4.2.2采用Calibre图形界面
 启动147
 4.2.3采用Calibre View查看器
 启动149
 4.3SIEMENS Calibre DRC验证151
 4.3.1Calibre DRC验证简介151
 4.3.2Calibre nmDRC界面
 介绍153
 4.3.3Calibre nmDRC验证流程
 举例159
 4.4SIEMENS Calibre nmLVS
 验证170
 4.4.1Calibre nmLVS验证简介170
 4.4.2Calibre nmLVS界面介绍170
 4.4.3Calibre nmLVS验证流程
 举例183
 4.5SIEMENS Calibre寄生参数提取
 (PEX)194
 4.5.1Calibre PEX验证简介194
 4.5.2Calibre PEX界面介绍194
 4.5.3Calibre PEX流程举例204


 第5章Calibre验证文件213


 5.1Virtuoso Techfile214
 5.1.1Virtuoso Techfile内容214
 5.1.2修改示例215
 5.2Virtuoso Layer Map217
 5.2.1Virtuoso Layer Map内容217
 5.2.2示例:Virtuoso Layer Map
 修改方法218
 5.3Virtuoso Symbol CDF218
 5.3.1Virtuoso Symbol CDF
 内容219
 5.3.2示例:Virtuoso参数修改
 方法219
 5.4SVRF语言221
 5.4.1SVRF基本符号使用222
 5.4.2SVRF基本math function222
 5.4.3SVRF基本格式222
 5.4.4Layer Operations
 运算输出224
 5.5DRC rule225
 5.5.1DRC rule内容225
 5.5.2DRC rule主要operation226
 5.5.3DRC rule验证方法227
 5.5.4修改示例227
 5.6LVS(PEX)规则230
 5.6.1LVS rule内容230
 5.6.2LVS rule器件定义231
 5.6.3LVS rule验证方法232
 5.6.4示例:pdio18e2r LVS rule
 添加方法232


 第6章CMOS模拟集成电路版图


 设计与验证流程234
 6.1设计环境准备234
 6.2单级跨导放大器电路的建立和
 前仿真240
 6.3跨导放大器版图设计251
 6.4跨导放大器版图验证与参数
 提取262
 6.5跨导放大器电路后仿真279
 6.6输入输出单元环设计285
 6.7主体电路版图与输入输出单元环
 的连接293
 6.8导出GDSII文件298


 第7章运算放大器的版图


 设计301
 7.1运算放大器基础301
 7.2运算放大器的基本特性和
 分类302
 7.2.1运算放大器的基本特性302
 7.2.2运算放大器的性能参数303
 7.2.3运算放大器的分类307
 7.3单级折叠共源共栅运算放大器的
 版图设计312
 7.4两级全差分密勒补偿运算放大器
 的版图设计317
 7.5电容—电压转换电路版图
 设计322
 

第8章带隙基准源与低压差线性


 稳压器的版图设计329
 8.1带隙基准源的版图设计329
 8.1.1带隙基准源基本原理329
 8.1.2带隙基准源版图
 设计实例335
 8.2低压差线性稳压器的版图
 设计339
 8.2.1低压差线性稳压器的基本
 原理340
 8.2.2低压差线性稳压器版图
 设计实例342


 第9章模/数转换器的版图


 设计347
 9.1性能参数347
 9.1.1静态参数348
 9.1.2动态特性351
 9.1.3功耗指标353
 9.1.4抖动353
 9.2模/数转换器的结构及版图
 设计354
 9.2.1快闪型模/数转换器
 (Flash ADC)354
 9.2.2快闪型模/数转换器版图
 设计357
 9.2.3流水线模/数转换器基础
 (Pipelined ADC)363
 9.2.4流水线模/数转换器版图
 设计371
 9.2.5逐次逼近模/数转换器
 (Successive Approximation
 ADC)373
 9.2.6逐次逼近模/数转换器版图
 设计377
 9.2.7Sigma-Delta模/数转
 换器381
 9.2.8Sigma-Delta调制器版图
 设计398


 第10章Calibre LVS常见错误


 解析400
 10.1LVS错误对话框(RVE对
 话框)400
 10.2误连接408
 10.3短路410
 10.4断路411
 10.5违反工艺原理412
 10.6漏标416
 10.7元件参数错误417
 参考文献419


前言:


       进入21世纪以来,互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺仍是模拟、逻辑集成电路的主流工艺,并突破摩尔定律,向着纳米级继续发展。作为集成电路最为经典的设计形式,CMOS模拟电路在当今快速发展的技术革新中依然占据着不可动摇的地位。


      而其中的模拟集成电路版图设计与验证,又是从电路设计到物理实现的关键环节。与数字集成电路版图的设计主要依据工具实现不同,模拟集成电路版图的设计主要依靠设计者手动实现,设计者的技术水平和产业经验都是决定一款芯片成败的关键因素。


      因此本书依托版图设计工具Cadence Virtuoso 617和物理验证工具SIEMENS Calibre,从模拟集成电路版图的基本概念、方法入手,通过运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等典型模拟集成电路版图的设计实例,向读者介绍模拟集成电路版图设计的理论基础和实用设计方法,以供从事CMOS模拟集成电路版图设计的读者参考讨论之用。


      本书内容详尽丰富,具有较强的理论性和实践性,主要分为4部分,共10章内容。


      第1章首先介绍目前快速发展的先进集成电路器件的理论知识,包括纳米级FinFET(鳍式场效应晶体管)和FD-SOI(平面全耗尽绝缘衬底上硅)MOSFET的特点和物理特性。同时对模拟集成电路中的gm/ID设计方法进行详细分析。


      第2章重点讨论CMOS模拟集成电路设计的基本流程、版图定义,之后分小节讨论CMOS模拟集成电路版图的概念、设计和验证流程、布局和布线准则,以及通用的设计规则。


      第3~6章分章节详细介绍了版图设计工具Cadence  Virtuoso 617、物理验证工具SIEMENS Calibre、DRC/LVS规则定义、修改法则,以及完整的CMOS模拟集成电路版图设计、验证流程。


      第7~9章,介绍运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等基本模拟电路版图规划、布局以及设计的基本方法。


      第10章对SIEMENS Calibre中LVS验证的常见问题进行了归纳和总结,希望帮助读者快速掌握版图验证的基本分析技巧。


      本书由厦门理工学院微电子学院陈铖颖老师主持编写,中国电子科技集团公司第四十七研究所高级工程师范军和辽宁大学物理学院尹飞飞老师、北京中电华大电子设计有限责任公司工程师王鑫一同参与编写。


      其中,陈铖颖编写了第1、2、6、7、8、10章,范军编写了第3、4章,尹飞飞编写了第9章,王鑫编写了第5章。另外,厦门理工学院微电子学院左石凯、蔡艺军、黄新栋、林峰诸位老师在查找资料、文档整理、文稿审校方面付出的辛勤劳动,正是有了大家的共同努力,才使本书得以顺利完成.


      在此向各位表示感谢。本书受到国家自然科学基金项目(61704143)、厦门市青年创新基金项目(3502Z20206074)、福建省教育科学“十三五”规划课题(FJJKCG20-011)、福建省新工科研究与改革实践项目的资助。由于本书涉及器件、电路、版图设计等多个方面,以及受时间和编者水平限制,书中难免存在不足和局限,恳请读者批评指正。

 
        编者2021年6月


选ic设计高薪职位,尽在创芯人才网


点击阅读原文,学习更多好课
EETOP EETOP半导体社区-国内知名的半导体行业媒体、半导体论坛、IC论坛、集成电路论坛、电子工程师博客、工程师BBS。
评论
  • 80,000人到访的国际大展上,艾迈斯欧司朗有哪些亮点?感未来,光无限。近日,在慕尼黑electronica 2024现场,ams OSRAM通过多款创新DEMO展示,以及数场前瞻洞察分享,全面展示自身融合传感器、发射器及集成电路技术,精准捕捉并呈现环境信息的卓越能力。同时,ams OSRAM通过展会期间与客户、用户等行业人士,以及媒体朋友的深度交流,向业界传达其以光电技术为笔、以创新为墨,书写智能未来的深度思考。electronica 2024electronica 2024构建了一个高度国际
    艾迈斯欧司朗 2025-01-16 20:45 141浏览
  • 日前,商务部等部门办公厅印发《手机、平板、智能手表(手环)购新补贴实施方案》明确,个人消费者购买手机、平板、智能手表(手环)3类数码产品(单件销售价格不超过6000元),可享受购新补贴。每人每类可补贴1件,每件补贴比例为减去生产、流通环节及移动运营商所有优惠后最终销售价格的15%,每件最高不超过500元。目前,京东已经做好了承接手机、平板等数码产品国补优惠的落地准备工作,未来随着各省市关于手机、平板等品类的国补开启,京东将第一时间率先上线,满足消费者的换新升级需求。为保障国补的真实有效发放,基于
    华尔街科技眼 2025-01-17 10:44 123浏览
  • 食物浪费已成为全球亟待解决的严峻挑战,并对环境和经济造成了重大影响。最新统计数据显示,全球高达三分之一的粮食在生产过程中损失或被无谓浪费,这不仅导致了资源消耗,还加剧了温室气体排放,并带来了巨大经济损失。全球领先的光学解决方案供应商艾迈斯欧司朗(SIX:AMS)近日宣布,艾迈斯欧司朗基于AS7341多光谱传感器开发的创新应用来解决食物浪费这一全球性难题。其多光谱传感解决方案为农业与食品行业带来深远变革,该技术通过精确判定最佳收获时机,提升质量控制水平,并在整个供应链中有效减少浪费。 在2024
    艾迈斯欧司朗 2025-01-14 18:45 132浏览
  • 晶台光耦KL817和KL3053在小家电产品(如微波炉等)辅助电源中的广泛应用。具备小功率、高性能、高度集成以及低待机功耗的特点,同时支持宽输入电压范围。▲光耦在实物应用中的产品图其一次侧集成了交流电压过零检测与信号输出功能,该功能产生的过零信号可用于精确控制继电器、可控硅等器件的过零开关动作,从而有效减小开关应力,显著提升器件的使用寿命。通过高度的集成化和先进的控制技术,该电源大幅减少了所需的外围器件数量,不仅降低了系统成本和体积,还进一步增强了整体的可靠性。▲电路示意图该电路的过零检测信号由
    晶台光耦 2025-01-16 10:12 95浏览
  • 全球领先的光学解决方案供应商艾迈斯欧司朗(SIX:AMS)近日宣布,与汽车技术领先者法雷奥合作,采用创新的开放系统协议(OSP)技术,旨在改变汽车内饰照明方式,革新汽车行业座舱照明理念。结合艾迈斯欧司朗开创性的OSIRE® E3731i智能LED和法雷奥的动态环境照明系统,两家公司将为车辆内饰设计和功能设立一套全新标准。汽车内饰照明的作用日益凸显,座舱设计的主流趋势应满足终端用户的需求:即易于使用、个性化,并能提供符合用户生活方式的清晰信息。因此,动态环境照明带来了众多新机遇。智能LED的应用已
    艾迈斯欧司朗 2025-01-15 19:00 78浏览
  • 近期,智能家居领域Matter标准的制定者,全球最具影响力的科技联盟之一,连接标准联盟(Connectivity Standards Alliance,简称CSA)“利好”频出,不仅为智能家居领域的设备制造商们提供了更为快速便捷的Matter认证流程,而且苹果、三星与谷歌等智能家居平台厂商都表示会接纳CSA的Matter认证体系,并计划将其整合至各自的“Works with”项目中。那么,在本轮“利好”背景下,智能家居的设备制造商们该如何捉住机会,“掘金”万亿市场呢?重认证快通道计划,为家居设备
    华普微HOPERF 2025-01-16 10:22 174浏览
  • 实用性高值得收藏!! (时源芯微)时源专注于EMC整改与服务,配备完整器件 TVS全称Transient Voltage Suppre,亦称TVS管、瞬态抑制二极管等,有单向和双向之分。单向TVS 一般应用于直流供电电路,双向TVS 应用于电压交变的电路。在直流电路的应用中,TVS被并联接入电路中。在电路处于正常运行状态时,TVS会保持截止状态,从而不对电路的正常工作产生任何影响。然而,一旦电路中出现异常的过电压,并且这个电压达到TVS的击穿阈值时,TVS的状态就会
    时源芯微 2025-01-16 14:23 151浏览
  • 故障现象 一辆2007款法拉利599 GTB车,搭载6.0 L V12自然吸气发动机(图1),累计行驶里程约为6万km。该车因发动机故障灯异常点亮进厂检修。 图1 发动机的布置 故障诊断接车后试车,发动机怠速轻微抖动,发动机故障灯长亮。用故障检测仪检测,发现发动机控制单元(NCM)中存储有故障代码“P0300 多缸失火”“P0309 气缸9失火”“P0307 气缸7失火”,初步判断发动机存在失火故障。考虑到该车使用年数较长,决定先使用虹科Pico汽车示波器进行相对压缩测试,以
    虹科Pico汽车示波器 2025-01-15 17:30 95浏览
  • 随着智慧科技的快速发展,智能显示器的生态圈应用变得越来越丰富多元,智能显示器不仅仅是传统的显示设备,透过结合人工智能(AI)和语音助理,它还可以成为家庭、办公室和商业环境中的核心互动接口。提供多元且个性化的服务,如智能家居控制、影音串流拨放、实时信息显示等,极大提升了使用体验。此外,智能家居系统的整合能力也不容小觑,透过智能装置之间的无缝连接,形成了强大的多元应用生态圈。企业也利用智能显示器进行会议展示和多方远程合作,大大提高效率和互动性。Smart Display Ecosystem示意图,作
    百佳泰测试实验室 2025-01-16 15:37 168浏览
  • 一个易用且轻量化的UI可以大大提高用户的使用效率和满意度——通过快速启动、直观操作和及时反馈,帮助用户快速上手并高效完成任务;轻量化设计则可以减少资源占用,提升启动和运行速度,增强产品竞争力。LVGL(Light and Versatile Graphics Library)是一个免费开源的图形库,专为嵌入式系统设计。它以轻量级、高效和易于使用而著称,支持多种屏幕分辨率和硬件配置,并提供了丰富的GUI组件,能够帮助开发者轻松构建出美观且功能强大的用户界面。近期,飞凌嵌入式为基于NXP i.MX9
    飞凌嵌入式 2025-01-16 13:15 193浏览
  • 随着消费者对汽车驾乘体验的要求不断攀升,汽车照明系统作为确保道路安全、提升驾驶体验以及实现车辆与环境交互的重要组成,日益受到业界的高度重视。近日,2024 DVN(上海)国际汽车照明研讨会圆满落幕。作为照明与传感创新的全球领导者,艾迈斯欧司朗受邀参与主题演讲,并现场展示了其多项前沿技术。本届研讨会汇聚来自全球各地400余名汽车、照明、光源及Tier 2供应商的专业人士及专家共聚一堂。在研讨会第一环节中,艾迈斯欧司朗系统解决方案工程副总裁 Joachim Reill以深厚的专业素养,主持该环节多位
    艾迈斯欧司朗 2025-01-16 20:51 107浏览
  • 电竞鼠标应用环境与客户需求电竞行业近年来发展迅速,「鼠标延迟」已成为决定游戏体验与比赛结果的关键因素。从技术角度来看,传统鼠标的延迟大约为20毫秒,入门级电竞鼠标通常为5毫秒,而高阶电竞鼠标的延迟可降低至仅2毫秒。这些差异看似微小,但在竞技激烈的游戏中,尤其在对反应和速度要求极高的场景中,每一毫秒的优化都可能带来致胜的优势。电竞比赛的普及促使玩家更加渴望降低鼠标延迟以提升竞技表现。他们希望通过精确的测试,了解不同操作系统与设定对延迟的具体影响,并寻求最佳配置方案来获得竞技优势。这样的需求推动市场
    百佳泰测试实验室 2025-01-16 15:45 227浏览
  • 数字隔离芯片是现代电气工程师在进行电路设计时所必须考虑的一种电子元件,主要用于保护低压控制电路中敏感电子设备的稳定运行与操作人员的人身安全。其不仅能隔离两个或多个高低压回路之间的电气联系,还能防止漏电流、共模噪声与浪涌等干扰信号的传播,有效增强电路间信号传输的抗干扰能力,同时提升电子系统的电磁兼容性与通信稳定性。容耦隔离芯片的典型应用原理图值得一提的是,在电子电路中引入隔离措施会带来传输延迟、功耗增加、成本增加与尺寸增加等问题,而数字隔离芯片的目标就是尽可能消除这些不利影响,同时满足安全法规的要
    华普微HOPERF 2025-01-15 09:48 182浏览
  • 百佳泰特为您整理2025年1月各大Logo的最新规格信息,本月有更新信息的logo有HDMI、Wi-Fi、Bluetooth、DisplayHDR、ClearMR、Intel EVO。HDMI®▶ 2025年1月6日,HDMI Forum, Inc. 宣布即将发布HDMI规范2.2版本。新规范将支持更高的分辨率和刷新率,并提供更多高质量选项。更快的96Gbps 带宽可满足数据密集型沉浸式和虚拟应用对传输的要求,如 AR/VR/MR、空间现实和光场显示,以及各种商业应用,如大型数字标牌、医疗成像和
    百佳泰测试实验室 2025-01-16 15:41 157浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦