芯片工艺的5nm和7nm是怎么来的?揭开芯片工艺和摩尔定律背后的“秘密”

原创 歪睿老哥 2021-11-13 17:45


1:摩尔定律


1965年,硅谷传奇,仙童“八叛徒”之一,英特尔原首席执行官和荣誉主席,伟大的规律发现者戈登·摩尔正在准备一个关于计算机存储器发展趋势的报告。


在他开始绘制数据时,发现了一个惊人的趋势。


每个新的芯片大体上包含其前任两倍的容量,每个芯片产生的时间都是在前一个芯片产生后的18~24个月内,如果这个趋势继续,计算能力相对于时间周期将呈指数式的上升。

 

这个就是大名鼎鼎的摩尔定律, 其对集成电路产业的发展描述,异乎寻常的正确。


总结来说:


1:集成电路芯片(wafer)上所集成的电路的数目,每隔18个月就翻一番。


2、微处理器的性能每隔18个月提高一倍,而价格下降一半。


3、用一美元所能买到的计算机性能,每隔18个月翻两番。

 

你可能觉得摩尔定律平平无奇,只不过是一个总结?


其实这可以推出了一个公式,那就是每18个月,在芯片规模不变的情况下,芯片面积减半。


这样相同的大小的wafer,可以生产出多一倍的芯片。

 

如果上一代工艺芯片面积是1mm2,在新工艺上,面积就是新工艺的一半,也就是0.5mm2。


我们假设两代工艺wafer成本一样(一般新工艺会贵一些),那么采用新工艺,其成本是原来工艺成本的一半。


这个就是摩尔定律揭示的现实:


那就是,采用新工艺的芯片,面积更小,功耗更优,频率更高,成本还更低。


这个就是新工艺对老工艺降维式的打击!


这些优点和好处就是驱动芯片工艺不断进步的发动机。


也就是摩尔定律的内涵。


那如果芯片工艺进步,每个晶体管的尺寸就会缩小,那到底缩小多少?

 



如上图所示,晶体管数量保持不变的情况下, 下一代新工艺的芯片面积是上一代的一半。

 

那么X和Y什么关系。


如果我们按照正方形来计算的话?


那么新工艺大约是老工艺晶体管尺寸的0.7倍。


也就是晶体管会缩小0.7倍。


那根据摩尔定律,我们利用初中数学知识,就能算出每一代工艺的进步,从800nm开始(这个80586的工艺节点)。


 

 

而芯片工艺的发展也印证了这一点:


0.8 μ m、0.5 μ m、0.35 μ m、0.25 μ m、0 .18 μm、0.13 μ m、90nm、65nm、45nm、32nm、22nm、16nm、10nm、7nm,5nm。

 

实际的工艺节点,符合了这个要求。


摩尔定律和现在芯片制程完全吻合。


神奇!


2:半节点


可能有些工艺制程知识的同学会说:


有点不对劲,


这个图里,制程很火的40nm,28nm,14nm跑哪里去了。


对,这就涉及到一个芯片制造厂常用的手段。


shrink。


我们都知道,一个工艺节点研发成功后,其研发成本是很高的。


如果可以在这个工艺节点上持续优化,面积,功耗等等。


也是一种最大化利用原有投入的方式。

就像intel就在14nm上做的一样。


14nm+++


持续优化。


 


而我们今天的shrink,也是一种优化。


它本质上是利用光照(MASK)等比例缩放后。晶体管尺寸缩小一点,芯片仍然能够正常工作,从而减少芯片面积,降低成本


那么shrink的比例是多少?


Shrink 一般可以将晶体管的尺寸缩小0.9倍。

 

大约每个边长缩放为0.9;整体面积缩小0.81;

 

这个过程又称为,芯片收缩(die shrink)。


然而,按比例缩小可能引入新的问题,例如漏电流增大,但是通过工艺参数可以来调节漏电,shrink在不改变工艺特性的基础上,修修补补,也能挖掘这个工艺节点的潜力。


这些shrink后的工艺节点,也被人称为半节点。

例如:


 40nm是45nm shrink后的半节点。


 28nm是32nm  shrink后的半节点。


 20nm是22nm shrink后的半节点。


 14nm也可以看作16nm shrink后的半节点。


把前面的工艺,乘以0.9就可以了。


DIE shrink是芯片制造厂家来做的,和芯片设计公司没有关系。


工程师设计完成的版图都是 pre shrink的,而到了厂家生产的时候,直接进行shrink,生成的die的面积比版本等比例缩小。


所以我们现在芯片设计工程师,做40nm或者28nm等半节点工艺时,都有一个shrink的流程。


会发现,芯片的版图比实际的DIE的面积要大。


如果我们计算最后的DIE(芯片)面积,实际上要算shrink之后的,而不是版图的面积。

 

EDA工具标注的都是shrink前(pre shrink)的面积。

 

那就是设计公司给了芯片制造厂一张10X10的设计图纸,而芯片厂生产的尺寸却是9x9。

 

具体DIE,WAFER等定义,不熟悉的同学,可以参见老哥原来写的的《人类高质量芯片工程师的那些“黑话”》

 

这些优化后的,40nm,28nm等等,成为了更成熟和长寿的工艺。


而原有的45nm,32nm等,与优化后的40nm,28nm相比,不再具有优势,厂家不再推这些工艺工艺。

 

事实上,业界通常把45nm/40nm, 32nm/28nm, 22nm/20nm, 16nm/14nm 这些工艺节点,看作同一个工艺节点,是一代,只是厂家通过shrink这种手段,进行的优化。

加上shrink以后,我们看到目前的28nm,14nm,10nm,7nm,5nm都可以用摩尔定律上一节的初中数学知识算出来。

 

严丝合缝,理论和实际吻合的很好。

 

戈登.摩尔,真神人也!


3:栅极长度

 

但是,事实果真如此吗?

 

这些数字里面隐藏着一个极大的隐情。

 

我们来看一张图:

 

 


大约从20世纪60年代到90年代末,节点的命名是基于它们的栅极长度命名的IEEE的此图表显示了以下关系。

 

栅极长度(gate length)和半节距(芯片上两个相同特征之间的距离的一半)匹配工艺节点名称,这个其实0.5um,0.35um,0.25um的一些命名的原因。


但是在28nm以下,由于采用finfet这些新的技术,这些和实际的节点和栅极长度,以及半节距(half-pitch)就匹配不上了

 

 


 

如果保持节点名称和实际特征尺寸同步,就会如红线所示

 

2015年前,芯片制造的最小工艺尺寸就会跌破1nm。

 

而实际上,厂家暗渡陈仓了,

 

而实际上,整个工艺曲线更接近蓝线所示。

 

你以为的7nm,5nm,早已不是原来指的栅极长度(gate length),或者(half-pitch)半节距。


那这个7nm,5nm怎么来的。


画大饼来的!


画大饼,这个你是不是比较熟。

 

公司的老板最擅长搞这个,画大饼,或者叫画路线图(roadmap)。

 

老板说:未来三年每年增长一倍,今年销售额1亿,10年后就成为销售千亿公司。

 

关键是,这玩意不能这么算,按照这么算,几十年后,地球都成为你们公司的,你们销售额也完不成。

 

那么芯片制造的大饼,或者(roadmap)是怎么画出来的?


由于半导体制造涉及巨大的资本支出和大量的长期研究。从论文中引入新技术方法到大规模商业制造的平均时间约为10-15年。

 

几十年前,半导体行业认识到,如果有一个节点介绍的总体路线图以及这些节点将针对的功能尺寸,这将对参与芯片流程的每个单位都用导引作用。


也就是说,比如,2025年,我们画个大饼要搞1nm,那么,这个时候所需要光刻设备厂家,刻蚀设备厂家,材料厂家,研究机构等等,都要瞄准这个目标来做。


这个路线图,主要是“为大学、财团和行业研究人员提供未来的主要参考,以刺激各个技术领域的创新”。


也就是说,要给芯片制造从业者画一个大饼。

 

多年来,国际半导体技术路线图(ITRS)发布了该行业的总体路线图。这些路线图延续了15年,为半导体市场设定了总体目标。


ITRS就是画大饼的人!

 

那如何画这个大饼(roadmap)?


当然是摩尔定律,也就是本文第一部分介绍的那样。

摩尔定律这个就是这么粗暴。

 

一直从几百nm,干到5nm或者3nm。

 

关键是,数学可以这么算,物理能这么搞吗?

 

这么搞,是不是有点太草率了。

 

4:营销手段:宝马5系和5nm


不久之后, ITRS(国际半导体技术路线图)这个组织也明白了,这么搞是不行的。


不能把栅极长度(gate length)或半节距(half-pitch)与节点大小联系起来的原因是:

 

因此这些尺寸要么停止缩放,要么缩放得更慢了。


粗暴的乘以0.7还能指望晶体管能工作。


这种晶体管,工业界制造不出来。

 

于是,在2010年,ITRS将每个节点上的技术,统称为“等效缩放”。


也就是说,不用实际对应上,你觉得差不过就行。

 

也就是说,7nm,5nm,早已不是原来指的栅极长度(gate length),或者(half-pitch)半节距。

 

这种改变,反应了芯片制造业的现状:

 

台积电的Philip Wong在Hot Chips 31主旨演讲中说:“它过去是技术节点,节点编号,意味着一些东西,晶圆上的一些功能。”。

 

但是:“今天,这些数字只是数字。它们就像汽车模型——就像宝马5系或马自达6。数字是什么并不重要,它只是下一项技术的目的地,它的名称。因此,我们不要把节点的名称与技术实际提供的相混淆。”

  

 

 

 

画重点:不要把节点的名称和技术实际相混淆

 

5nm,7nm这些和宝马5,马自达6没有什么区别。

 

这些只是营销的手段而已。

 

不是大众要把这个名字相混淆。


而是这些芯片制造厂商,搞这些营销词汇,不就是想混淆工艺制程的节点和晶体管的实际尺寸吗?

 

虽然摩尔定律这艘大船进入浅水区,快搁浅了。


让我们一起晃动这艘大船,假装摩尔定律启示的那样继续前进,

 

所以英特尔就有人提出来了。


不要扯,5nm,7nm了,直接比拼一下单位面积晶体管的数量好了。


下面就是这个公式:

 


英特尔的芯片制造专家Mark Bohr提出来的, 它认为每个芯片制造商在提及工艺节点时,都应披露其逻辑晶体管密度,单位为MTr/mm2(每平方毫米数百万个晶体管)


这个也就是解释了,为什么英特尔的10nm和台积电的7nm,虽然看起来是两代,但是二者的晶体管密度基本一样。

 

 


 

但是,这个公式太复杂了。


怎么可能有7nm,5nm对大众的宣传效果好。


但是,实话实说,英特尔本身自己在命名方案里面,也没有真正遵循栅极长度(gate  length)的模型。


从下表来看,随着工艺的进步,玩家越来越少了。



高端玩家就剩下了台积电和三星,还有一直要追赶的英特尔。


明年,三星和台积电的3nm都号称要量产。


但是这一次,我们应该知道,这个只是一代工艺代号而已,和3nm本身没有太大的关系了。


从7nm,5nm,到3nm。


摩尔定律不死。


只是,


已经快“植物人”了。




引用文献:

1:Technology Node - WikiChip

2:How Are Process Nodes Defined? - ExtremeTech

3:  TSMC’s 7nm, 5nm, and 3nm “are just numbers… it doesn’t matter what the number is” | PCGamesN



欢迎关注:歪睿老哥,如果你觉得本文还不错,欢迎点赞,在看,分享。


往期阅读:

从人训练AI,到AI训练AI,路还有多远?

人类高质量芯片工程师的那些“黑话”

芯片工程师为什么变的这么贵?

大话FPGA-“万能的芯片?”

大话DPU—从网络到数据


歪睿老哥 芯片设计行业老兵,聚焦芯片行业的那些事,唯武侠与芯片不可辜负。
评论
  • 最近几年,新能源汽车愈发受到消费者的青睐,其销量也是一路走高。据中汽协公布的数据显示,2024年10月,新能源汽车产销分别完成146.3万辆和143万辆,同比分别增长48%和49.6%。而结合各家新能源车企所公布的销量数据来看,比亚迪再度夺得了销冠宝座,其10月新能源汽车销量达到了502657辆,同比增长66.53%。众所周知,比亚迪是新能源汽车领域的重要参与者,其一举一动向来为外界所关注。日前,比亚迪汽车旗下品牌方程豹汽车推出了新车方程豹豹8,该款车型一上市就迅速吸引了消费者的目光,成为SUV
    刘旷 2024-12-02 09:32 119浏览
  • 作为优秀工程师的你,已身经百战、阅板无数!请先醒醒,新的项目来了,这是一个既要、又要、还要的产品需求,ARM核心板中一个处理器怎么能实现这么丰富的外围接口?踌躇之际,你偶阅此文。于是,“潘多拉”的魔盒打开了!没错,USB资源就是你打开新世界得钥匙,它能做哪些扩展呢?1.1  USB扩网口通用ARM处理器大多带两路网口,如果项目中有多路网路接口的需求,一般会选择在主板外部加交换机/路由器。当然,出于成本考虑,也可以将Switch芯片集成到ARM核心板或底板上,如KSZ9897、
    万象奥科 2024-12-03 10:24 68浏览
  • 当前,智能汽车产业迎来重大变局,随着人工智能、5G、大数据等新一代信息技术的迅猛发展,智能网联汽车正呈现强劲发展势头。11月26日,在2024紫光展锐全球合作伙伴大会汽车电子生态论坛上,紫光展锐与上汽海外出行联合发布搭载紫光展锐A7870的上汽海外MG量产车型,并发布A7710系列UWB数字钥匙解决方案平台,可应用于数字钥匙、活体检测、脚踢雷达、自动泊车等多种智能汽车场景。 联合发布量产车型,推动汽车智能化出海紫光展锐与上汽海外出行达成战略合作,联合发布搭载紫光展锐A7870的量产车型
    紫光展锐 2024-12-03 11:38 101浏览
  • 概述 说明(三)探讨的是比较器一般带有滞回(Hysteresis)功能,为了解决输入信号转换速率不够的问题。前文还提到,即便使能滞回(Hysteresis)功能,还是无法解决SiPM读出测试系统需要解决的问题。本文在说明(三)的基础上,继续探讨为SiPM读出测试系统寻求合适的模拟脉冲检出方案。前四代SiPM使用的高速比较器指标缺陷 由于前端模拟信号属于典型的指数脉冲,所以下降沿转换速率(Slew Rate)过慢,导致比较器检出出现不必要的问题。尽管比较器可以使能滞回(Hysteresis)模块功
    coyoo 2024-12-03 12:20 111浏览
  • 光伏逆变器是一种高效的能量转换设备,它能够将光伏太阳能板(PV)产生的不稳定的直流电压转换成与市电频率同步的交流电。这种转换后的电能不仅可以回馈至商用输电网络,还能供独立电网系统使用。光伏逆变器在商业光伏储能电站和家庭独立储能系统等应用领域中得到了广泛的应用。光耦合器,以其高速信号传输、出色的共模抑制比以及单向信号传输和光电隔离的特性,在光伏逆变器中扮演着至关重要的角色。它确保了系统的安全隔离、干扰的有效隔离以及通信信号的精准传输。光耦合器的使用不仅提高了系统的稳定性和安全性,而且由于其低功耗的
    晶台光耦 2024-12-02 10:40 120浏览
  • TOF多区传感器: ND06   ND06是一款微型多区高集成度ToF测距传感器,其支持24个区域(6 x 4)同步测距,测距范围远达5m,具有测距范围广、精度高、测距稳定等特点。适用于投影仪的无感自动对焦和梯形校正、AIoT、手势识别、智能面板和智能灯具等多种场景。                 如果用ND06进行手势识别,只需要经过三个步骤: 第一步&
    esad0 2024-12-04 11:20 50浏览
  • 11-29学习笔记11-29学习笔记习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习笔记&记录学习习笔记&记学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&学习学习笔记&记录学习学习笔记&记录学习学习笔记&记
    youyeye 2024-12-02 23:58 71浏览
  •         温度传感器的精度受哪些因素影响,要先看所用的温度传感器输出哪种信号,不同信号输出的温度传感器影响精度的因素也不同。        现在常用的温度传感器输出信号有以下几种:电阻信号、电流信号、电压信号、数字信号等。以输出电阻信号的温度传感器为例,还细分为正温度系数温度传感器和负温度系数温度传感器,常用的铂电阻PT100/1000温度传感器就是正温度系数,就是说随着温度的升高,输出的电阻值会增大。对于输出
    锦正茂科技 2024-12-03 11:50 109浏览
  • 遇到部分串口工具不支持1500000波特率,这时候就需要进行修改,本文以触觉智能RK3562开发板修改系统波特率为115200为例,介绍瑞芯微方案主板Linux修改系统串口波特率教程。温馨提示:瑞芯微方案主板/开发板串口波特率只支持115200或1500000。修改Loader打印波特率查看对应芯片的MINIALL.ini确定要修改的bin文件#查看对应芯片的MINIALL.ini cat rkbin/RKBOOT/RK3562MINIALL.ini修改uart baudrate参数修改以下目
    Industio_触觉智能 2024-12-03 11:28 87浏览
  • RDDI-DAP错误通常与调试接口相关,特别是在使用CMSIS-DAP协议进行嵌入式系统开发时。以下是一些可能的原因和解决方法: 1. 硬件连接问题:     检查调试器(如ST-Link)与目标板之间的连接是否牢固。     确保所有必要的引脚都已正确连接,没有松动或短路。 2. 电源问题:     确保目标板和调试器都有足够的电源供应。     检查电源电压是否符合目标板的规格要求。 3. 固件问题: &n
    丙丁先生 2024-12-01 17:37 100浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦