随着对计算机 / 服务器性能需求的提升, DDR的速率也随之不断提高,因而极易引起电路的 信号完整性和电源完整性问题,信号测试验证也变得越来越困难。
本次技术研讨会,是德科技将携手赛灵思 (Xilinx) 为您介绍DDR信号完整性和电源完整性仿真与设计解决方案,本次活动有两部分组成:
题目一:
(1:30-3:00) 基于ADS的DDR4/5信号完整性和电源完整性仿真
蒋修国
大中华区eesof技术经理,Keysight
随着电子技术的发展,DDR技术至关重要,直接影响着电子产品的升级换代。DDR5于2020年正式发布,到目前为止已经开始应用于一些高端产品中。目前处于DDR5与DDR4和DDR3等共存的时代,DDR4和DDR5的仿真设计与DDR3不同。
本专题将会介绍DDR4和DDR5的部分基本内容和面临的挑战以及完整的信号完整性和电源完整性仿真。
题目二:
(3:00-4:30) 揭秘Xilinx FPGA DDR4 真实案例设计分析和调试过程
顾永国
IO Specialist , Xilinx
摘要:Memory Designer是ADS工具里非常有效的工具。这里介绍的是通过仿真找到客户DDR4部分PCB设计问题实际案例。通过SI/PI PRO,我们把PCB的S参数提取出来,其中包括电源连接部分;通过Memory Designer里关闭“Use Internal Power Supply”,使得模型和客户的实际连接一致。
通过仿真,我们找到了电源设计的问题,同时也找到客户DQ连接上的SI问题。客户在根据仿真结果进行设计修改后,DDR4可以可靠运行在预想速率上。
由于本次研讨会主要偏重于工程应用,故暂不接受在校学生报名,亦不接受临时报名,敬请谅解。报名信息审核成功后,您将收到确认邮件。
识别二维码立即注册 ☝