往期精选:204B实战应用-LMK04821代码详解

原创 FPGA技术江湖 2024-10-04 07:09

大侠好,欢迎来到FPGA技术江湖,江湖偌大,相见即是缘分。大侠可以关注FPGA技术江湖,在“闯荡江湖”、"行侠仗义"栏里获取其他感兴趣的资源,或者一起煮酒言欢。“煮酒言欢”进入IC技术圈,这里有近50个IC技术公众号。



大侠好,阿Q来也,今天是第二次和各位见面,请各位大侠多多关照。今天给各位大侠带来一篇项目开发经验分享“基于JESD204B的LMK04821芯片项目开发”第二篇,这是本人实打实的项目开发经验,希望可以给有需要的大侠提供一些参考学习作用。

第一篇这里放个超链接:
FPGA项目开发:基于JESD204B的LMK04821芯片项目开发经验分享

以后机会多多,慢慢分享一些项目开发以及学习方面的内容,欢迎各位大侠一起切磋交流。也欢迎进群交流,文章末尾有进群方式。话不多说,上货。



204B实战应用-LMK04821代码详解(二)



一、 SPI协议


通过阅读LMK04821数据手册,我们可以从中知道,可以通过SPI协议对LMK04821进行寄存器的配置工作,进而实现我们设计所需要的功能。


SPI协议部分,咱们可以用3线,或者4线,在本次设计中,使用3线。关于SPI的时序部分,这儿就不再赘述,手册里面都有详细的描述。

 

图1





二、 SPI寄存器配置模块设计




图2


如图2所示,就是配置LMK04821存器的单元,信号定义如下:


1、cfg_clk:系统时钟;


2、cfg_rst:系统复位;


3、通过VIO控制的信号,这组信号存在的目的在于方便检测自己配置寄存器的正确性。

vio_cfg_en:配置寄存器使能信号;    

vio_cfg_wr:配置寄存器读写使能,0写1读;

vio_cfg_addr:配置的寄存器地址;   

vio_cfg_wdata:寄存器中配置的值;  

addr_118_data:预留信号,模块中没有用; 


我们在配置LMK04821寄存器时,要验证配置寄存器操作是否正确,就要有写有读,在对应的寄存器内写入对应的数值,然后进行读操作,观察正确性。本次设计是在vivado环境下进行设计,通过添加VIO的IP核,来控制读写操作。同时,添加ILA配合VIO来进行读写数据操作的观测。别的开发环境下思路一样。


该组信号仅在回读寄存器时使用,目的是为了验证寄存器读写正确性。


图3


4、lmk_rst:LMK04821复位信号,用于复位LMK04821,直接和LMK04821芯片相连;


5、3线制SPI信号:

lmk_spi_csn:片选;

lmk_spi_sdio:数据; 

lmk_spi_clk:时钟;  


6、可编程管教:主要和LMK04821内部的PLL相关,本次设计中默认为0;

lmk_clk_sel0 :sel0;

lmk_clk_sel1 :sel1;




三、 SPI数据buffer定义


在本次设计中,SPI配置数据buffer,data_reg为24bit,r_w占1bit,箭头1所指包含W1、W2以及地址位占13bit,具体见SPI时序图;箭头2所指数据位8bit。

 

图4


根据图5我们可以知道,要配置LMK04821我们需要配置126个寄存器,这126个寄存器来源参见第一章实战记录。


其中,126个寄存器包含必须要配的寄存器、一些无关紧要的寄存器、以及功能实现所需要的寄存器等,有些寄存器需要配置多次。

 

图5




四、 SPI时序实现


设计中,我们需要按照顺序配置126个寄存器,也就是说SPI要执行126次。因此,在代码实现过程中,注意寄存器配置的顺序,并且保证每个寄存器都准确无误的配置完成,才能进行下一个寄存器的配置。如果在设计中,要求LMK004821实现不同的功能,当配置的寄存器个数不一致时,在v文件中更改图6所示的参数即可。

 

图6


如下:是LMK04821配置的模块,读者可以作为参考。

 

代码区(参考代码):

//###########################################################################//// Copyright (C) 2017, JSZX, Co. Ltd. All Rights Reserved.//###########################################################################////-- Project Name ://-- File Name    :  lmk04821_spi//-- Description  ://###########################################################################////---------------------------Modification History----------------------------////-- Date        By            Ver   Comment//-- 12/04/2017  hhh           1.0   Create new//===================================================================//-- End Revision//===================================================================`timescale 1ns / 1ps
module lmk04821_spi( input cfg_clk , //<=10MHz input cfg_rst , input vio_cfg_en , input vio_cfg_wr ,//0,write;1,read; input [12:0] vio_cfg_addr , input [07:0] vio_cfg_wdata , input [07:0] addr_118_data ,
input r_w , input lmk_cfgen , output lmk_rst , output lmk_spi_csn , inout tri lmk_spi_sdio , output lmk_spi_clk , output lmk_clk_sel0 , output lmk_clk_sel1 , output reg regdatareadvalid , output reg [7:0] regdataread , output reg lmk_cfgdone = 1'b0 ); //parameter defination parameter NUM_REG = 8'd126 ;//需要配置的寄存器个数 parameter CFG_DONE_DLY = 32'hF4240 ;//100ms@10Mhz; //====================================================================// //----------------------internal signals------------------------------// //====================================================================// reg [00:0] lmk_cfgen_d0 ; reg [00:0] lmk_cfgen_d1 ; reg [00:0] lmk_cfgen_d2 ; reg [00:0] vio_cfg_en_d0 ; reg [00:0] vio_cfg_en_d1 ; reg [00:0] vio_cfg_en_d2 ; reg [07:0] cnt_clk ;// 每个寄存器需要的时钟数计数器 reg [07:0] cnt_reg ;// 需要配置的寄存器计数器,最多255个! reg [23:0] data_reg ; reg [00:0] load_p ; reg [00:0] load_p_d0 ; reg [35:0] mid_data_o ; reg [35:0] mid_csn_o ; reg [00:0] spi_sdo ; reg [00:0] spi_cs_n ; wire[00:0] spi_sdi ; reg [05:0] sdo_cnt ;// //====================================================================//// //-----------------------------ila debug------------------------------//// //====================================================================//// //ila_spi// ila_spi ila_spi(// .clk ( cfg_clk ),//// .probe0 ( cnt_clk ),//8// .probe1 ( cnt_reg ),//8// .probe2 ( data_reg ),//24// .probe3 ( load_p ),//1// .probe4 ( sdo_cnt ),//6// .probe5 ( spi_cs_n ),//1// .probe6 ( spi_sdi ),//1// .probe7 ( spi_sdo ),//1// .probe8 ( lmk_cfgen_d1 ) //1// ); //====================================================================// //--------------------------main process------------------------------// //====================================================================// //lmk_clk_sel assign lmk_clk_sel0= 1'b0 ; assign lmk_clk_sel1= 1'b0 ; //spi signals; assign lmk_rst = cfg_rst ; assign lmk_spi_clk = (spi_cs_n) ? 1'b0 : ~cfg_clk ; assign lmk_spi_csn = spi_cs_n ; assign spi_sdi = lmk_spi_sdio; assign lmk_spi_sdio= (data_reg[23]==1'b1 && sdo_cnt>6'h18)? 1'bz : spi_sdo ; //lmk_cfgen_d0/lmk_cfgen_d1/lmk_cfgen_d2/load_p_d0 always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin lmk_cfgen_d0 <= 1'b0 ; lmk_cfgen_d1 <= 1'b0 ; lmk_cfgen_d2 <= 1'b0 ; load_p_d0 <= 1'b0 ; vio_cfg_en_d0 <= 1'b0 ; vio_cfg_en_d1 <= 1'b0 ; vio_cfg_en_d2 <= 1'b0 ; end else begin lmk_cfgen_d0 <= lmk_cfgen ; lmk_cfgen_d1 <= lmk_cfgen_d0 ; lmk_cfgen_d2 <= lmk_cfgen_d1 ; load_p_d0 <= load_p ; vio_cfg_en_d0 <= vio_cfg_en ; vio_cfg_en_d1 <= vio_cfg_en_d0 ; vio_cfg_en_d2 <= vio_cfg_en_d1 ; end end //load_p/cnt_reg/cnt_clk always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin cnt_reg <= 8'd0 ; cnt_clk <= 8'd36 ; load_p <= 1'b0 ; end else begin if(lmk_cfgen_d1==1'b1 && lmk_cfgen_d2==1'b0) begin cnt_clk <= 8'd0 ; cnt_reg <= 8'd0 ; load_p <= 1'b0 ; end else if((cnt_clk==8'd36)&&(cnt_reg begin cnt_clk <= 8'd0 ; cnt_reg <= cnt_reg + 8'h1 ; load_p <= 1'b1 ; end else begin load_p <= 1'b0 ; if(cnt_clk==8'd36)//cnt_reg==NUM_REG begin cnt_clk <= 8'd0 ; cnt_reg <= cnt_reg ; end else begin cnt_clk <= cnt_clk + 8'h1 ; cnt_reg <= cnt_reg ; end end end end //data_reg:VCO0,1930~2075;VCO1,2920~3080; always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin data_reg <= 24'h80_0000; end else begin case(cnt_reg)//VCO_2Ghz; // Serial Port Configuration 8'd1 : data_reg <= {r_w,23'h0000_80} ;//soft reset 8'd2 : data_reg <= {r_w,23'h0000_00} ;//
8'd3 : data_reg <= {r_w,23'h0100_04} ;//500Mhz;DCLKout0: input and output drive level;device clock out divider values 8'd4 : data_reg <= {r_w,23'h0101_55} ;//controls the digital delay high and low count values for the device clock outputs 8'd5 : data_reg <= {r_w,23'h0103_00} ;//registers control the analog delay properties for the device clocks 8'd6 : data_reg <= {r_w,23'h0104_22} ;//set the half step for the device clock, the SYSREF output MUX, the SYSREF clock digital delay,and half step 8'd7 : data_reg <= {r_w,23'h0105_00} ;//set the analog delay parameters for the SYSREF outputs 8'd8 : data_reg <= {r_w,23'h0106_70} ;//controls the power down functions for the digital delay, glitchless half step 8'd9 : data_reg <= {r_w,23'h0107_15} ;//configure the output polarity, and format:11:LVDS;15:LVPECL16; 8'd10 : data_reg <= {r_w,23'h0108_10} ;//125Mhz;DCLKout2;V7_IO_CLK2; 8'd11 : data_reg <= {r_w,23'h0109_55} ; 8'd12 : data_reg <= {r_w,23'h010B_00} ; 8'd13 : data_reg <= {r_w,23'h010C_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd14 : data_reg <= {r_w,23'h010D_00} ; 8'd15 : data_reg <= {r_w,23'h010E_70} ;//bit[3]:0,enable;bit[4]:powerdown; 8'd16 : data_reg <= {r_w,23'h010F_11} ;//11:LVDS;15:LVPECL16 8'd17 : data_reg <= {r_w,23'h0110_10} ;//125Mhz;DCLKout4; 8'd18 : data_reg <= {r_w,23'h0111_55} ; 8'd19 : data_reg <= {r_w,23'h0113_00} ; 8'd20 : data_reg <= {r_w,23'h0114_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd21 : data_reg <= {r_w,23'h0115_00} ; 8'd22 : data_reg <= {r_w,23'h0116_70} ;//bit[3]:0,enable;bit[4]:powerdown; 8'd23 : data_reg <= {r_w,23'h0117_11} ;//11:LVDS;15:LVPECL16 8'd24 : data_reg <= {r_w,23'h0118_04} ;//500Mhz;DCLKout6,FPGA;V7_IO_CLK0; 8'd25 : data_reg <= {r_w,23'h0119_55} ; 8'd26 : data_reg <= {r_w,23'h011B_00} ; 8'd27 : data_reg <= {r_w,23'h011C_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd28 : data_reg <= {r_w,23'h011D_00} ; 8'd29 : data_reg <= {r_w,23'h011E_70} ; 8'd30 : data_reg <= {r_w,23'h011F_11} ;//11:LVDS;15:LVPECL16 8'd31 : data_reg <= {r_w,23'h0120_10} ;//125Mhz;DCLKout8,FPGA MGT114 CLOCK; 8'd32 : data_reg <= {r_w,23'h0121_55} ; 8'd33 : data_reg <= {r_w,23'h0123_00} ; 8'd34 : data_reg <= {r_w,23'h0124_02} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd35 : data_reg <= {r_w,23'h0125_00} ; 8'd36 : data_reg <= {r_w,23'h0126_70} ; 8'd37 : data_reg <= {r_w,23'h0127_11} ;//11:LVDS;15:LVPECL16 8'd38 : data_reg <= {r_w,23'h0128_10} ;//125Mhz;DCLKout10,FPGA MGT116 CLOCK; 8'd39 : data_reg <= {r_w,23'h0129_55} ; 8'd40 : data_reg <= {r_w,23'h012B_00} ; 8'd41 : data_reg <= {r_w,23'h012C_02} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd42 : data_reg <= {r_w,23'h012D_00} ; 8'd43 : data_reg <= {r_w,23'h012E_70} ; 8'd44 : data_reg <= {r_w,23'h012F_11} ;//11:LVDS;15:LVPECL16 8'd45 : data_reg <= {r_w,23'h0130_04} ;//500Mhz;DCLKout12; 8'd46 : data_reg <= {r_w,23'h0131_55} ; 8'd47 : data_reg <= {r_w,23'h0133_00} ; 8'd48 : data_reg <= {r_w,23'h0134_22} ; 8'd49 : data_reg <= {r_w,23'h0135_00} ; 8'd50 : data_reg <= {r_w,23'h0136_70} ; 8'd51 : data_reg <= {r_w,23'h0137_15} ;//11:LVDS;15:LVPECL16
8'd52 : data_reg <= {r_w,23'h0138_00} ;//selects the clock distribution source, and OSCout parameters;VCO0; 8'd53 : data_reg <= {r_w,23'h0139_03} ;//sets the source for the SYSREF outputs 8'd54 : data_reg <= {r_w,23'h013A_00} ;//SYSREF_DIV[12:8] DIV register 1;sysref 2000M/160=12.5Mhz; 8'd55 : data_reg <= {r_w,23'h013B_A0} ;//SYSREF_DIV[7:0] DIV register 0; 8'd56 : data_reg <= {r_w,23'h013C_08} ;//set the delay of the SYSREF digital delay value[12:8] 8'd57 : data_reg <= {r_w,23'h013D_00} ;//set the delay of the SYSREF digital delay value[7:0] 8'd58 : data_reg <= {r_w,23'h013E_03} ;//sets the number of SYSREF pulses if SYSREF is not in continuous mode;
8'd59 : data_reg <= {r_w,23'h013F_04} ;//controls the feedback feature 8'd60 : data_reg <= {r_w,23'h0140_01} ;//13-OSCin PD; powerdown controls for OSCin and SYSREF functions;bit[0]:Powerdown SYSREF pulse generator; 8'd61 : data_reg <= {r_w,23'h0141_FF} ;//enables dynamic digital delay for enabled device clocks 8'd62 : data_reg <= {r_w,23'h0142_00} ;//sets the number of dynamic digital delay adjustments occur 8'd63 : data_reg <= {r_w,23'h0143_91} ;//sets general SYNC parameters such as polarization, and mode 8'd64 : data_reg <= {r_w,23'h0144_00} ;//prevent a clock output from being synchronized or interrupted by a SYNC event or when outputting SYSREF 8'd65 : data_reg <= {r_w,23'h0145_7F} ;//Always program this register to value 127 8'd66 : data_reg <= {r_w,23'h0171_AA} ;// 8'd67 : data_reg <= {r_w,23'h0172_02} ;// 8'd68 : data_reg <= {r_w,23'h0173_00} ;//bit[6]PLL2_PRE_PD; bit[5]PLL2_PD; 8'd70 : data_reg <= {r_w,23'h017C_15} ;//OPT_REG_1:21; 8'd71 : data_reg <= {r_w,23'h017D_33} ;//OPT_REG_2:51; 8'd72 : data_reg <= {r_w,23'h0182_00} ; 8'd73 : data_reg <= {r_w,23'h0183_00} ; 8'd74 : data_reg <= {r_w,23'h0184_00} ; 8'd75 : data_reg <= {r_w,23'h0185_00} ; 8'd76 : data_reg <= {r_w,23'h0188_00} ;
8'd77 : data_reg <= {r_w,23'h0146_38} ;//CLKin enable and type controls. 8'd78 : data_reg <= {r_w,23'h0147_02} ;//CLKin_SEL_MODE. pin select mode; 8'd79 : data_reg <= {r_w,23'h0148_02} ;//CLKin_SEL0 controls 8'd80 : data_reg <= {r_w,23'h0149_42} ;//CLKin_SEL1 controls and register readback SDIO pin type 8'd81 : data_reg <= {r_w,23'h014A_02} ;//contains control of the RESET pin 8'd82 : data_reg <= {r_w,23'h014B_16} ;//contains the holdover functions:start; 8'd83 : data_reg <= {r_w,23'h014C_00} ;// 8'd84 : data_reg <= {r_w,23'h014D_00} ;// 8'd85 : data_reg <= {r_w,23'h014E_C0} ;// 8'd86 : data_reg <= {r_w,23'h014F_7F} ;// 8'd87 : data_reg <= {r_w,23'h0150_03} ;// 8'd88 : data_reg <= {r_w,23'h0151_02} ;// 8'd89 : data_reg <= {r_w,23'h0152_00} ;//contains the holdover functions:end; 8'd90 : data_reg <= {r_w,23'h0153_00} ;//CLKin0_R[13:8] 8'd91 : data_reg <= {r_w,23'h0154_01} ;//CLKin0_R[7:0] 8'd92 : data_reg <= {r_w,23'h0155_00} ;//CLKin1_R[13:8] 8'd93 : data_reg <= {r_w,23'h0156_40} ;//CLKin1_R[7:0] 8'd94 : data_reg <= {r_w,23'h0157_00} ;//CLKin2_R[13:8] 8'd95 : data_reg <= {r_w,23'h0158_40} ;//CLKin2_R[7:0] 8'd96 : data_reg <= {r_w,23'h0159_00} ;//PLL1_N[13:8] 8'd97 : data_reg <= {r_w,23'h015A_01} ;//PLL1_N[7:0] 8'd98 : data_reg <= {r_w,23'h015B_D4} ;//PLL1 phase detector 8'd99 : data_reg <= {r_w,23'h015C_20} ;//PLL1_DLD_CNT[13:8] 8'd100 : data_reg <= {r_w,23'h015D_00} ;//PLL1_DLD_CNT[7:0] 8'd101 : data_reg <= {r_w,23'h015E_00} ;//contains the delay value for PLL1 N and R delays. 8'd102 : data_reg <= {r_w,23'h015F_0B} ;//configures the PLL1 LD pin 8'd103 : data_reg <= {r_w,23'h0160_00} ;//PLL2_R[11:8] 8'd104 : data_reg <= {r_w,23'h0161_01} ;//PLL2_R[7:0] 8'd105 : data_reg <= {r_w,23'h0162_44} ;//sets other PLL2 functions:[7:5]:PLL2_P;[4:2]:OSCin_FREQ;[1]:PLL2_XTAL_EN;[0]:PLL2_REF_2X_EN; 8'd106 : data_reg <= {r_w,23'h0163_00} ;//PLL2_N_CAL[17:16] 8'd107 : data_reg <= {r_w,23'h0164_00} ;//PLL2_N_CAL[15:8] 8'd108 : data_reg <= {r_w,23'h0165_0C} ;//PLL2_N_CAL[7:0] 8'd109 : data_reg <= {r_w,23'h0166_00} ;//PLL2_N[17:16],MSB; 8'd110 : data_reg <= {r_w,23'h0167_00} ;//PLL2_N[15:8],---; 8'd111 : data_reg <= {r_w,23'h0168_0A} ;//PLL2_N[7:0],LSB; 8'd112 : data_reg <= {r_w,23'h0169_59} ;//controls the PLL2 phase detector 8'd113 : data_reg <= {r_w,23'h016A_60} ;// 8'd114 : data_reg <= {r_w,23'h016B_00} ;// 8'd115 : data_reg <= {r_w,23'h016C_00} ;// 8'd116 : data_reg <= {r_w,23'h016D_00} ;// 8'd117 : data_reg <= {r_w,23'h016E_13} ;// 8'd118 : data_reg <= {r_w,23'h0143_90} ;// 8'd119 : data_reg <= {r_w,23'h0139_00} ;// 8'd120 : data_reg <= {r_w,23'h0143_B0} ;// 8'd121 : data_reg <= {r_w,23'h0143_90} ;// 8'd122 : data_reg <= {r_w,23'h0144_FF} ;// 8'd123 : data_reg <= {r_w,23'h0143_10} ;// 8'd124 : data_reg <= {r_w,23'h0143_11} ;// 8'd125 : data_reg <= {r_w,23'h0139_03} ;// 8'd126 : data_reg <= {1'b1,23'h0002_00} ;// default : data_reg <= 24'h80_0000 ; endcase end end //spi_sdo/spi_cs_n/mid_data_o/mid_csn_o/mid_data_o/vio_cfg_cnt always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin spi_sdo <= 1'b0; spi_cs_n <= 1'b1; mid_data_o <= 36'h0; mid_csn_o <= 36'hFFFFFFFFF; sdo_cnt <= 6'b0 ; end else begin if(load_p_d0==1'b1) begin spi_sdo <= 1'b0; mid_data_o <= {data_reg[23:0],12'hfff};//r_w:0 write;1 read; spi_cs_n <= 1'b1; mid_csn_o <= {24'h0,12'hFFF}; sdo_cnt <= 6'h1 ; end else if(vio_cfg_en_d1==1'b1 && vio_cfg_en_d2==1'b0) begin spi_sdo <= 1'b0; mid_data_o <= {vio_cfg_wr,2'b00,vio_cfg_addr,vio_cfg_wdata,12'hfff};//r_w:0 write;1 read; spi_cs_n <= 1'b1; mid_csn_o <= {24'h0,12'hFFF}; sdo_cnt <= 6'h1 ; end else begin spi_sdo <= mid_data_o[35]; mid_data_o <= {mid_data_o[34:0],1'b0}; spi_cs_n <= mid_csn_o[35]; mid_csn_o <= {mid_csn_o[34:0],1'b1}; if(sdo_cnt<6'h3f) begin sdo_cnt <= sdo_cnt + 6'h1 ; end else begin sdo_cnt <= sdo_cnt ; end end end end //regdatareadvalid/regdataread always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin regdatareadvalid <= 1'b0 ; regdataread <= 8'b0 ; end else begin if(spi_cs_n==1'b0) begin if(data_reg[23]==1'b1) begin if(sdo_cnt>6'd18 && sdo_cnt<6'd25)//2-17;18-25; begin regdatareadvalid <= 1'b0 ; regdataread <= {regdataread[6:0],spi_sdi}; end else if(sdo_cnt==6'd25) begin regdatareadvalid <= 1'b1 ; regdataread <= {regdataread[6:0],spi_sdi}; end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end end //lmk_cfgdone always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst) begin lmk_cfgdone <= 1'b0 ; end else begin if(cnt_reg>=NUM_REG) begin lmk_cfgdone <= 1'b1 ; end else begin lmk_cfgdone <= 1'b0 ; end end end //====================================================================// //------------------------------- end ------------------------------// //====================================================================//
endmodule

下一篇,将详细介绍jesd_204B IP核应用的相关知识,各位大侠,尽请关注。


往期精选 

 
 

【免费】FPGA工程师人才招聘平台

FPGA人才招聘,企业HR,看过来!

系统设计精选 | 基于FPGA的实时图像边缘检测系统设计(附代码)

基于原语的千兆以太网RGMII接口设计

时序分析理论和timequest使用_中文电子版

求职面试 | FPGA或IC面试题最新汇总篇

FPGA技术江湖广发江湖帖

无广告纯净模式,给技术交流一片净土,从初学小白到行业精英业界大佬等,从军工领域到民用企业等,从通信、图像处理到人工智能等各个方向应有尽有,QQ微信双选,FPGA技术江湖打造最纯净最专业的技术交流学习平台。


FPGA技术江湖微信交流群

加群主微信,备注姓名+学校/公司+专业/岗位进群


FPGA技术江湖QQ交流群

备注姓名+学校/公司+专业/岗位进群

FPGA技术江湖 任何技术的学习就好比一个江湖,对于每一位侠客都需要不断的历练,从初入江湖的小白到归隐山林的隐世高人,需要不断的自我感悟自己修炼,让我们一起仗剑闯FPGA乃至更大的江湖。
评论
  • 在企业管理和职场环境中,权力是一个常被提及却又让人感到微妙的话题。有人觉得它充满吸引力,有人却对它避之不及。然而,不管你对权力的态度如何,理解它、掌握它,甚至善用它,都是职场成功的重要一环。今天,我们就来深入探讨权力的本质,特别是个人权力和社会权力的区别,以及如何在职场中逐步建立属于自己的影响力。权力的两种面貌:你掌控自己,还是掌控他人?说到权力,首先要区分它的两种类型。个人权力是你对自己生活的掌控感。比如,你能自由决定自己的职业方向,不用总是请示他人。这种权力让人感到踏实和满足,是我们在生活中
    优思学院 2025-03-07 15:56 334浏览
  •        传统语音芯片在复杂场景下的高功耗问题长期困扰行业。以某主流智能音箱为例,其待机日均耗电0.05度,年耗电量超18度,相当于一盏5W LED灯全年耗电量的3.6倍。思必驰TH1520芯片通过双核DSP架构与40nm先进制程的协同创新,将典型场景功耗压缩至15-80mW,仅为行业平均值的1/5,成功破解了这一难题,并在美的空调、小鹏P7等产品中实现商用落地。       双核DSP架构的分工与协作是TH15
    中科领创 2025-03-11 15:07 71浏览
  • 文/郭楚妤编辑/cc孙聪颖在这个瞬息万变的时代,流量的到来毫无预兆,不知哪片云会带来降雨。哪怕行事极为低调,也可能在不经意间成为舆论焦点。原本团结、紧张、严肃的全国两会,就因一位来自商界的人大代表周云杰的意外走红,变得活泼起来。周云杰是海尔集团董事局主席、首席执行官,在两会期间以一种意想不到的方式进入大众视野,成为网络热议的焦点人物。故事得从 3 月 5 日讲起。当日,第十四届全国人民代表大会第三次会议首场 “代表通道” 集中采访活动在北京人民大会堂举行。小米公司创始人雷军以全国人大代表的身份亮
    华尔街科技眼 2025-03-08 20:30 151浏览
  • 在当代物联网组网场景中,随着传感器网络规模的不断扩大与入网设备数量的持续增长,信道拥挤、信道干扰与信号失真等现象已愈发凸显,且同一场景下往往还存在着多种通信速率需求,传统通信技术已越来越难以支撑规模化的物联网组网需求,因此在综合考虑建设成本、运行功耗、传输距离与网络容量等因素下,LPWAN(低功耗广域网)技术应运而生。LoRaWAN的通信协议栈其中,LoRaWAN作为LPWAN 技术的典型代表,在物理层中采用了线性调频扩频调制技术 CSS(Chirp Spread Spectrum),用以进行可
    华普微HOPERF 2025-03-10 09:32 35浏览
  • 文/郭楚妤编辑/cc孙聪颖‍今年全国两会期间,备受瞩目的《政府工作报告》明确提出,要因地制宜发展新质生产力,为产业发展指明方向。报告强调培育生物制造、量子科技、具身智能、6G 等前沿未来产业。生物制造以生物质或二氧化碳为原料,通过工业发酵实现规模化生产,2023 年市场规模达 4200 亿元,预计未来十年年增速近 17%。量子科技在密码学、通信、计算等方面取得突破,具身智能借助人形机器人等载体引发关注,6G 技术研发将推动更高速、稳定的通信与万物互联。制造业数字化转型也在加速。报告指出,要大力发
    华尔街科技眼 2025-03-10 19:08 59浏览
  • 3月9日,海信电视举行“巅峰画质 影游旗舰”新品发布会,正式发布E8Q旗舰系列电视新品,搭载全球首颗信芯AI画质芯片H7、全新升级的黑曜屏Ultra、330Hz系统级高刷、U+Mini LED光晕控制系统、影院级帝瓦雷声学系统五大行业首发科技,为极致影游爱好者打造电视画质的巅峰之作。海信电视E8Q系列提供65/75/85/100/116英寸五个版本,其中E8Q Pro零售指导价为75英寸/13599元、85英寸/17999元、100英寸/27999元;E8Q零售指导价为65英寸/7499元、75
    华尔街科技眼 2025-03-09 20:52 148浏览
  • 文/Leon编辑/cc孙聪颖2025 年全国两会正如火如荼地进行,这一备受瞩目的年度盛会,再度成为社会各界聚焦的核心。会议期间,代表们积极建言献策,诸多建议迅速引发舆论热潮,频繁登上热搜榜单。其议题范畴极为广泛,紧密围绕产业革新、民生保障与就业促进、教育优化升级、AI 技术规范与发展等多个关键领域展开探讨。这些热点议题不仅精准呼应了当下经济社会发展的紧迫需求,更深度契合了民众对美好生活的向往与诉求,因此在网络空间中激起千层浪,吸引了海量网民的高度关注 。全国人大代表、美的集团首席财务官钟铮,今年
    华尔街科技眼 2025-03-08 20:11 146浏览
  • J599系列光纤连接器的特点标准J599 III系列光纤连接器、J599 A8系列光纤连接器和J599 A6系列光纤连接器均具有相同的符合GJB599B标准规定的插座法兰尺寸。其中,J599 A8系列光纤连接器和J599 A6系列光纤连接器可提供APC的端面类型,其插入损耗和回损损耗性能更优。J599系列光纤连接器的未来发展方向随着国内光纤通信技术的日趋成熟,光纤处理工艺水平的不断提高,以及对光纤连接器需求的多样化,J599系列光纤连接器正在向低损耗、高密度、高可靠方向发展。中连讯科J599 I
    用户1741596356358 2025-03-11 14:24 49浏览
  • 质量管理体系可以依公司场址所有产品与服务过程管理,输入与输出活動來推行使用,例如电动自行车产业包括一阶委外加工供应商、客供品管理、风险管理与质量一致性车辆审验作业等。中小企业要确保组织质量系统的程序及政策得以落实。有效的执行质量保证责任,以满足客户的需求,成公司的目标质量政策,需制文件程序化。质量管理体系定义落实公司质量管理而建立的组织架构、工作职责、作业程序等并将其文件化管理。一般中小企业质量系统依据当地政府法令与ISO国际标准规范要求,以追求客户满意需求过程导向、公司的质量政策制定的。其文件
    优思学院 2025-03-11 11:25 56浏览
  • 引言近年来,随着物联网(IoT)设备的激增和人工智能(AI)的广泛应用,边缘计算作为一种新兴的计算模式,正迅速崛起。它将数据处理从中央服务器转移到更接近数据源的边缘设备上,从而实现更快的响应时间和更高的效率。在这一趋势中,紫光国芯的LPDDR内存产品,以其低功耗和高可靠性的特点,正为低延迟应用的创新提供强大支持。边缘计算的崛起什么是边缘计算?边缘计算是一种将计算和数据存储推向数据源附近的分布式计算架构。这意味着数据处理在本地设备或附近的服务器上进行,而不是依赖于远程的数据中心。这种方法可以显著降
    贞光科技 2025-03-10 17:15 47浏览
  • 文/郭楚妤编辑/cc孙聪颖‍2024年9月起,家电以旧换新政策在全国范围内广泛落地。8大类产品的覆盖、15%—20%的强劲补贴力度,对消费的拉动超越预期。1月15日,国家发改委和财政部联合发布了《关于2025年加力扩围实施大规模设备更新和消费品以旧换新政策的通知》(以下简称“通知”),明确了补贴设备类型和补贴幅度。2025年以旧换新政策覆盖范围新增手机、平板、智能手表手环3类数码产品,要求单件售价不超过6000元,按产品售价的15%给予补贴。每位消费者每类产品可享受补贴一次,且每件不超过500元
    华尔街科技眼 2025-03-11 09:40 31浏览
  •        深夜的公园里,当路灯熄灭后,传统监控摄像头只能拍出模糊的黑白画面,仿佛老式胶片电影里的场景。而搭载为旌瑶光ISP的摄像头,却能像猫科动物一样,在几乎全黑的环境中捕捉到行人衣服的颜色、树叶的纹理,甚至快速跑动的宠物狗毛发细节。这种从“黑白默片”到“全彩4K电影”的跨越,背后是为旌瑶光ISP对传统红外补光技术的颠覆性创新。一、传统方案之困:被红外光“绑架”的夜视世界        传统安防摄像头依赖红外
    中科领创 2025-03-07 16:50 541浏览
  •       上个月在立创商城搞了一块ESP32S3R8N8,然后从优信电子淘了一块1.69寸ISP的屏幕,来学习lvgl相关的知识这两个电子元器件还是很精致的。立创在学习资料还是非常丰富的。可以从入门到精通。对于ESP32S3R8N8,立创提供了几中语言和开发工具的入门(如下图),我选择了Arduino赛道。我选择VS code +Platformio 来进行我的1.69寸显示屏点亮。在platformio搭建Arduino环境,参照LED成功比点亮。简单的几行代码
    zhusx123 2025-03-10 22:09 49浏览
  • 为增加微孔加湿器的雾化量,以及从外观和功能设计角度,进一步差异化桌面小型加湿器,市场上出现了越来越多的双头甚至多头的微孔雾化加湿器,用两根棉棒连接两个微孔雾化片,可以同时工作雾化(如下图所示,图片来自网络,仅供参考,侵删),也可以只是其中某一个微孔陶瓷片单独工作雾化。这种双头雾化的设计,存在一个刚需的规格要求:双头的一致性,也就是要保证两个微孔在雾化时的流量大致相同,雾态从外观上不能有明显的差别。消费者语言简单说就是:不能一个高一个低。实际市场的反馈,有公司已经收到不少针对“双头雾化明显不一致”
    Loximonline 2025-03-10 22:11 57浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦