ESD保护Layout指南

硬件笔记本 2024-06-29 09:58

点击上方名片关注了解更多


摘要
 
能否成功地保护系统免受静电放电 (ESD) 的影响,很大程度上取决于印刷电路板 (PCB) 设计。尽管选择合适的瞬态电压抑制器 (TVS) 是 ESD 保护策略的基本之道,但不在本文讨论范围内。www.ti.com/esd 上的技术文档提供了许多 ESD 选择指南,可指导如何为特定系统选择适当的 TVS 二极管类型。选择适当的 TVS 后,利用本“ESD布局指南”列出的策略设计 PCB 布局,将为 PCB 设计人员提供一条成功保护系统免受 ESD 影响的途径。


1、引言

ESD 事件通常通过用户接口(如电缆连接)或人工输入设备(如键盘上的某个按键)迫使电流 IESD (参阅 图1-1)迅速进入系统。使用 TVS 保护系统免受 ESD 影响,取决于 TVS 能否将 IESD 分流到地。要优化 PCB 布局实现 ESD 抑制,很大程度上需要设计出阻抗尽可能小的 IESD 接地路径。在 ESD 事件中,提供给受保护集成电路(受保护 IC)的电压 VESD 是 IESD 和在其上的电路阻抗的函数。因为设计人员无法控制 IESD,所以降低对地阻抗是将 VESD 最小化的主要方法。

降低阻抗需要解决一些难题。主要问题在于,阻抗不能为零,否则受保护的信号线路就会对地短路。为了能够在实际中应用电路,受保护的线路需要能够保持一定的电压,通常具有高对地阻抗。这就是 TVS 适用的原因。

TVS 是一个二极管阵列(参阅图 1-2 查看典型示例),其排列对电路中正常存在的电压有极高的阻抗,但如果电压超过设计范围,在 IESD 损坏受保护的系统之前,TVS 二极管将击穿并将 IESD 分流到地。因此,系统设计人员需要降低针对 IESD 从 ESD 源经 TVS 至地的阻抗。


提供给 IESD 的阻抗是 TVS 的固有阻抗(在 TVS 二极管阵列和封装中)以及 ESD 源与 TVS 接地之间的 PCB 布局的函数。TVS 通常设计成在其整体设计限制允许的范围内为 IESD 提供尽可能低的接地阻抗。选择适当的 TVS后,降低 PCB 布局上 ESD 源与 TVS 接地之间的阻抗是设计中的一个关键阶段。


快速变化的 IESD 产生的另一个问题是,其关联的快速变化的电磁场 (EM) 会导致干扰 (EMI) 耦合到 PCB 的其他电路上,在 ESD 源和 TVS 之间的区域尤其如此。一旦 TVS 将 IESD 分流到地,TVS 与受保护 IC 之间的布线应该相对而言不受 EMI 的影响。因此,在 ESD 源与 TVS 之间,未受保护的电路不应与 ESD 保护电路的布线相邻。为了将 EMI 辐射降至最低,理想情况下,ESD 源与 TVS 之间的电路布线不应有超过 45° 的拐角,或是具有大半径的曲线。


在如今的 PCB 布局中,布板空间非常宝贵。IC,包括 TVS,都必须设计得非常紧凑。另外,IC 在 PCB 上的放置密度也在不断地增加。多层 PCB 电路板和布线很大程度上依赖过孔来尽可能提高密度,从而减小系统尺寸,同时增加系统的特性设置。这种 PCB 架构(特别是与层交换和过孔相关)在通过 TVS 将 IESD 分流到地的过程中发挥着重要作用。使用过孔将电路布线到 TVS 的方式可能会在受保护 IC 上产生巨大的 VESD 电压差。通常,在 ESD源和 TVS 之间放置过孔有不利影响,但在某些情况下,设计人员不得不出此下策。即便在上述情况下,如果处理得当,仍然可以在受保护 IC 上尽可能降低 VESD


接地方案对于防止 ESD 非常关键。对 TVS 使用机箱接地(不同于电感实现的数字和/或模拟接地),可以很好地避免 ESD 相关失效。然而,在多个接地平面上布线高速电路时,这会带来很大的挑战。因此,许多设计对受保护电路使用公共接地。接地平面对于 TVS 成功消耗 IESD 却不增加 VESD 必不可少。地面接地机箱的电气连接,如用于机箱螺丝的 PCB 接地通孔,直接临近 TVS 接地和 ESD 源的接地(例如,连接器屏蔽层),为受保护 IC 处的接地偏移保持在最低限度提供了合理的方法。如果系统无法利用机箱地面接地,紧密耦合的多层接地平面可帮助将受保护 IC 处的接地漂移保持在最低限度。


总结这些参数,成功地保护系统免受 ESD 影响的因素包含:

控制 TVS 周围的阻抗,以消耗 ESD 电流 IESD

限制 EMI 对未受保护的电路的影响

正确使用过孔以将 TVS 消耗的 ESD 最大化

为 TVS 设计阻抗极低的接地方案

2、优化 ESD 耗散的 PCB 布局指南

2.1 优化阻抗以耗除 ESD


在受控 RLC 值以外,PCB 具有固有的寄生效应,对整体电路板性能有益。通常,这种寄生效应对于设计的功能不利。在设计耗除 ESD 的电路时,电感是需要考虑的重要寄生因素。因为(参阅下文注释 1”VESD =Vbr_TVS + RDYN(TVS) IESD + L(dIESD/dt),且术语 dIESD/dt 非常大,ESD 事件中的强制电流将导致任何电感上的大电压降。例如,在 IEC 61000-4-2 指定的 8kV ESD 事件中,dIESD/dt = (30A)/(0.8×10^(-9) s) = 4 × 10^10A/s。所以即便只有 0.25nH 的电感,也会给系统带来额外的 10V 电压


 2-1 中显示了四个寄生电感器L1 和 L2 是 ESD 源(通常是一个连接器)和 TVS 之间电路中的电感,L3 TVS 和接地端之间的电感,L4 是 TVS 和受保护 IC 之间的电感。

在不考虑过孔的情况下,电感器 L1 和 L4 通常取决于设计约束,如阻抗控制的信号线。然而,通过使 L4 远大于 L1, IESD 仍可以转向到 TVS。通过在 PCB设计规则允许的情况下将 TVS 布放到接近到 ESD 源的位置,同时使受保护 IC 远离 TVS(例如接近 PCB 中间)来实现这一点。这可以有效产生 L4 >> L1 的效果,帮助将 IESD 分流到 TVS靠近连接器布放 TVS 也会减轻辐射进系统中的 EMI。在设计良好的系统中, L2 处的电感器是不应该存在的。这表示 TVS 和受保护线路之间存在残桩。应避免这种设计做法。受保护线路应直接从 ESD 源连接到 TVS 的引脚,理想情况是路径上没有过孔。L3处的电感器表示 TVS 和接地端之间的电感。该电感值应尽可能地降低,并且可能是影响 VESD 的最主要寄生效应。

提供给受保护线路节点的电压将为 VESD = Vbr_TVS + IESD RDYN(TVS) + (L2 + L3)(dIESD/dt)。因此 PCB 设计人员需要尽可能减少 L3 并消除 L2

尽可能减少 L3 的方法在节2.4中进行了介绍。尽可能减少 L1 的方法在节 2.2 和节 2.3 中进行了介绍。

小结

尽可能减小 ESD 源与通过 TVS 的接地路径之间的电感

在设计规则允许的情况下,将 TVS 放置在连接器附近

使受保护 IC 与 TVS 之间的距离远远超过 TVS 到连接器的距离

请勿在 TVS 和受保护线路之间使用残桩,直接从 ESD 源布线到 TVS

尽可能减小 TVS 与接地之间的电感至关重要

2.2限制 ESD 带来的 EMI

如果没有适当的抑制步骤,像具有高 di/dt 的 ESD 这样的快速瞬变可能会导致 EMI。对于 ESD,主要辐射源将位于ESD源和TVS之间的电路中。因此,PCB 设计人员应当考虑将此区域设置为未受保护 PCB 布线的排除区域,因为它可能通过直接接触 IC 或将更多 EMI 带入系统进而辐射更多 EMI,从而导致系统损坏。即便 L1 处没有电感(如图 2-1 所示),ESD 期间快速变化的电场也会耦合到附近的电路上,从而在意外的电路上产生不需要的电压。L1 的任何电感都会放大 EMI

 2-2 显示了 ESD 源与 TVS 之间一条临近受保护线路的无保护线路。应避免这种做法。在 ESD 事件中,ESD源与 TVS 之间将有很大的 dIESD/dt。此路径上的布线将辐射 EMI,而所有附近布线都会产生由 EMI 感应的电流。如果这些布线没有 TVS 保护,无保护线路中的感应电流可能导致系统损坏。

如果 ESD 源与 TVS 之间的受保护线路有任何过孔,这些原则同样适用于过孔穿过的任何层,无保护线路不应当临近过孔


PCB 布局的另一方面是考虑 ESD 源与 TVS 之间拐角的样式。拐角往往会在 IESD 期间辐射 EMI。从 ESD 源到TVS 的最佳布线方法是使用尽可能短的直线路径。除了降低 IESD 接地路径中的阻抗,缩短此路径的长度也能减少在系统内部辐射的 EMI。如果需要拐角,则应以最大半径弯曲走线,如果 PCB 技术不允许弯曲布线,则 45° 拐角是最大角度。

在图 2-3 中,注意对于 90° 拐角,该拐角是一个重大的 EMI 来源。该拐角处的电场至少有 7kV这会使任何小于2.6mm 的半径(在空气中)产生电弧(离子化)45° 曲线的 EMI 则不那么明显。为进一步显示拐角样式的影响,图 2-4 绘制了采用这三种拐角类型的平行布线间产生的串扰。90° 拐角的耦合高于其他拐角,尤其是在 ESD频率成分区域。

小结

•请勿在 ESD 源和 TVS 之间的区域中布置未受保护的电路。

•在设计规则允许的情况下,将 TVS 放置在连接器附近。

•如果可能,在 ESD 源和 TVS 之间使用直线布线。

•如果必须使用拐角,应首选曲线,可接受的最大角度为 45°。

2.3、通过过孔进行布线

最好是在 PCB 上从 ESD 源布线到 TVS,而不用通过过孔切换层。图 2-5 显示了两个示例。在第 种情况中,ESD 源与 TVS 之间没有过孔,所以 IESD 会被迫进入 TVS 保护引脚,然后经由过孔到达受保护的 IC。在这种情况下,过孔由 L4 表示(图 2-1 中)。在第 种情况中,IESD 在受保护 IC 和过孔之间分支并到达 TVS 保护引脚。在这种情况下,过孔由 L2 表示(图 2-1 中)。应避免这种做法。过孔的电感位于 TVS 和从 ESD 源到受保护 IC的路径之间。这样就有两种不利影响:因为电流会寻找阻抗最小的接地路径,受保护 IC 可能受到 IESD 中电流的冲击,任何通过过孔的电流都会增加提供给受保护 IC 的电压 L VIA(dIESD/dt)


在有些情况下,设计人员别无选择,只能将 TVS 放在与 ESD 源不同的层上。图 2-6 展示了第 种情况,这是第种情况的一种变体。在第 种情况中,在 IESD 与受保护 IC 建立路径之前,IESD 会被迫进入 TVS 的保护引脚。这对第 种情况来说是可以接受的折中方案

这三种情况代表了在 ESD 源与受保护 IC 之间使用过孔的示例。最好避免采用这种做法,但如有必要,则第 种情况是优选方法,应避免第 种情况,如果没有替代方法时,则可接受第 种情况。

小结

•如果可能,避免 ESD 源和 TVS 之间的过孔

•如果在 ESD 源和受保护 IC 之间需要过孔,请在使用过孔之前直接从 ESD 源布线到 TVS

2.4、优化 ESD 的接地方案

仅当 TVS 具有极低电感的接地路径时,成功消除ESD源和TVS之间的所有寄生电感才会有效TVS 接地引脚应连接到同一层的接地平面,且该接地平面与直接相邻层上的另一个接地平面耦合。这些接地平面应通过过孔拼接在一起,其中一个过孔紧邻 TVS 的接地引脚(参阅图 2-8)。

图 2-7 显示了单通道 TVS 周围的 PCB 电感(如前文图 2-1 中所示)。本节仅考虑 L3 处的电感。请注意,在消除L2 的情况下,在 ESD 事件期间提供给受保护 IC 的电压将为 VESD = Vbr_TVS + IESD RDYN(TVS) + L3(dIESD/dt),而在 8kV 下,dIESD/dt = 4 × 10^10。显然,L3 必须尽可能地降低。

为了降低 L3TVS 接地引脚最好直接连接到耦合的接地平面。图 2-8 展示了连接到顶层接地平面的 TVS 的接地焊盘。这里有四个拼接过孔,将顶层接地平面与内部接地平面连接。根据层数和电路板设计,这些过孔可能连接到多个接地平面层。接地机箱螺栓位置也非常接近 TVS 接地焊盘。类似这种的接地方案会为 L3 带来极低的接地阻抗。

因为封装类型,图 2-8 与某些类型的 TVS 无关。采用 BGA 封装且接地引脚被其他引脚围绕的 TVS 需要通过过孔连接一个内部接地平面,最好是多个耦合的接地平面。图 2-9 展示了一个具有这种接地引脚的 TVS


需要构建过孔以提供尽可能小的阻抗。由于趋肤效应,最大化 GND 过孔的表面区域可以将接地路径的阻抗最小化。因此,使过孔焊盘直径和过孔钻取直径尽可能大,从而使过孔表面外部和内部的表面积最大化。接地平面在GND 过孔的临近区域内不应断开。如果可能,将 GND 过孔与多个层上的接地平面连接,以尽可能减少阻抗。GND 过孔应使用非导电填充物(如树脂)而不是导电填充物填充,目的是保留由钻孔产生的过孔内部的表面积。GND 过孔应当电镀在 SMD 焊盘上。GND 过孔和非接地平面(例如电源平面)之间的间隙应保持最小。这会增加电容,而电容可以降低阻抗。


3、结论

只要采用适当的技术就能成功地在系统中设计 ESD 保护。按照这些 ESD 布局指南概要操作将确保 TVS 具有耗散ESD 的最佳条件。

总结:

•控制 TVS 周围的阻抗以耗散 ESD 电流 IESD

– 尽可能减小 ESD 源与通过 TVS 的接地路径之间的电感

– 在设计规则允许的情况下,将 TVS 放置在连接器附近

– 使受保护的 IC 与 TVS 之间的距离远远超过 TVS 到连接器的距离。

– 请勿在 TVS 和受保护线路之间使用残桩,直接从 ESD 源布线到 TVS

– 尽可能减小 TVS 与接地之间的电感至关重要

•限制 EMI 对未受保护的电路的影响:

– 请勿在 ESD 源和 TVS 之间的区域中布放未受保护的电路

– 在设计规则允许的情况下,将 TVS 放置在连接器附近

– 如果可能,在 ESD 源和 TVS 之间使用直线布线

– 如果必须使用拐角,应首选曲线,可接受的最大角度为 45°

•正确使用通孔以尽可能通过 TVS 实现 ESD 耗散最大化:

– 如果可能,避免在 ESD 源和 TVS 之间使用过孔

– 如果在 ESD 源和受保护的 IC 之间需要过孔,请在使用过孔之前直接从 ESD 源布线到 TVS

•使用阻抗极低的接地方案:

– 将 TVS 接地引脚直接连接到同一层的接地平面,确保该接地平面在附近有缝合到相邻内部接地平面的过孔

– 尽可能使用多个接地平面

– 使用机箱螺丝,连接到 PCB 接地,放置在 TVS 和 ESD 源附近(例如,连接器接地屏蔽层)

– 使用大直径和大钻孔的过孔,以降低阻抗

文档来源链接:

https://www.ti.com.cn/cn/lit/an/zhcabl9a/zhcabl9a.pdf?ts=1717317799440&ref_url=https%253A%252F%252Fwww.ti.com.cn%252Fsitesearch%252Fzh-cn%252Fdocs%252Funiversalsearch.tsp%253FlangPref%253Dzh-CN

声明:


声明:本号对所有原创、转载文章的陈述与观点均保持中立,推送文章仅供读者学习和交流。文章、图片等版权归原作者享有,如有侵权,联系删除。
投稿/招聘/推广/宣传 请加微信:woniu26a

推荐阅读

  • 电路设计-电路分析

  • EMC相关文章

  • 电子元器件

后台回复“加群,管理员拉你加入同行技术交流群。

硬件笔记本 一点一滴,厚积薄发。
评论
  • By Toradex胡珊逢简介嵌入式领域的部分应用对安全、可靠、实时性有切实的需求,在诸多实现该需求的方案中,QNX 是经行业验证的选择。在 QNX SDP 8.0 上 BlackBerry 推出了 QNX Everywhere 项目,个人用户可以出于非商业目的免费使用 QNX 操作系统。得益于 Toradex 和 QNX 的良好合作伙伴关系,用户能够在 Apalis iMX8QM 和 Verdin iMX8MP 模块上轻松测试和评估 QNX 8 系统。下面将基于 Apalis iMX8QM 介
    hai.qin_651820742 2024-11-29 15:29 150浏览
  • 戴上XR眼镜去“追龙”是种什么体验?2024年11月30日,由上海自然博物馆(上海科技馆分馆)与三湘印象联合出品、三湘印象旗下观印象艺术发展有限公司(下简称“观印象”)承制的《又见恐龙》XR嘉年华在上海自然博物馆重磅开幕。该体验项目将于12月1日正式对公众开放,持续至2025年3月30日。双向奔赴,恐龙IP撞上元宇宙不久前,上海市经济和信息化委员会等部门联合印发了《上海市超高清视听产业发展行动方案》,特别提到“支持博物馆、主题乐园等场所推动超高清视听技术应用,丰富线下文旅消费体验”。作为上海自然
    电子与消费 2024-11-30 22:03 70浏览
  • 《高速PCB设计经验规则应用实践》+PCB绘制学习与验证读书首先看目录,我感兴趣的是这一节;作者在书中列举了一条经典规则,然后进行详细分析,通过公式推导图表列举说明了传统的这一规则是受到电容加工特点影响的,在使用了MLCC陶瓷电容后这一条规则已经不再实用了。图书还列举了高速PCB设计需要的专业工具和仿真软件,当然由于篇幅所限,只是介绍了一点点设计步骤;我最感兴趣的部分还是元件布局的经验规则,在这里列举如下:在这里,演示一下,我根据书本知识进行电机驱动的布局:这也算知行合一吧。对于布局书中有一句:
    wuyu2009 2024-11-30 20:30 86浏览
  • RDDI-DAP错误通常与调试接口相关,特别是在使用CMSIS-DAP协议进行嵌入式系统开发时。以下是一些可能的原因和解决方法: 1. 硬件连接问题:     检查调试器(如ST-Link)与目标板之间的连接是否牢固。     确保所有必要的引脚都已正确连接,没有松动或短路。 2. 电源问题:     确保目标板和调试器都有足够的电源供应。     检查电源电压是否符合目标板的规格要求。 3. 固件问题: &n
    丙丁先生 2024-12-01 17:37 57浏览
  • 最近几年,新能源汽车愈发受到消费者的青睐,其销量也是一路走高。据中汽协公布的数据显示,2024年10月,新能源汽车产销分别完成146.3万辆和143万辆,同比分别增长48%和49.6%。而结合各家新能源车企所公布的销量数据来看,比亚迪再度夺得了销冠宝座,其10月新能源汽车销量达到了502657辆,同比增长66.53%。众所周知,比亚迪是新能源汽车领域的重要参与者,其一举一动向来为外界所关注。日前,比亚迪汽车旗下品牌方程豹汽车推出了新车方程豹豹8,该款车型一上市就迅速吸引了消费者的目光,成为SUV
    刘旷 2024-12-02 09:32 59浏览
  • 艾迈斯欧司朗全新“样片申请”小程序,逾160种LED、传感器、多芯片组合等产品样片一触即达。轻松3步完成申请,境内免费包邮到家!本期热荐性能显著提升的OSLON® Optimal,GF CSSRML.24ams OSRAM 基于最新芯片技术推出全新LED产品OSLON® Optimal系列,实现了显著的性能升级。该系列提供五种不同颜色的光源选项,包括Hyper Red(660 nm,PDN)、Red(640 nm)、Deep Blue(450 nm,PDN)、Far Red(730 nm)及Ho
    艾迈斯欧司朗 2024-11-29 16:55 155浏览
  • 在电子技术快速发展的今天,KLV15002光耦固态继电器以高性能和强可靠性完美解决行业需求。该光继电器旨在提供无与伦比的电气隔离和无缝切换,是现代系统的终极选择。无论是在电信、工业自动化还是测试环境中,KLV15002光耦合器固态继电器都完美融合了效率和耐用性,可满足当今苛刻的应用需求。为什么选择KLV15002光耦合器固态继电器?不妥协的电压隔离从本质上讲,KLV15002优先考虑安全性。输入到输出隔离达到3750Vrms(后缀为V的型号为5000Vrms),确保即使在高压情况下,敏感的低功耗
    克里雅半导体科技 2024-11-29 16:15 119浏览
  • 光耦合器作为关键技术组件,在确保安全性、可靠性和效率方面发挥着不可或缺的作用。无论是混合动力和电动汽车(HEV),还是军事和航空航天系统,它们都以卓越的性能支持高要求的应用环境,成为现代复杂系统中的隐形功臣。在迈向更环保技术和先进系统的过程中,光耦合器的重要性愈加凸显。1.混合动力和电动汽车中的光耦合器电池管理:保护动力源在电动汽车中,电池管理系统(BMS)是最佳充电、放电和性能监控背后的大脑。光耦合器在这里充当守门人,将高压电池组与敏感的低压电路隔离开来。这不仅可以防止潜在的损坏,还可以提高乘
    腾恩科技-彭工 2024-11-29 16:12 117浏览
  • 国产光耦合器因其在电子系统中的重要作用而受到认可,可提供可靠的电气隔离并保护敏感电路免受高压干扰。然而,随着行业向5G和高频数据传输等高速应用迈进,对其性能和寿命的担忧已成为焦点。本文深入探讨了国产光耦合器在高频环境中面临的挑战,并探索了克服这些限制的创新方法。高频性能:一个持续关注的问题信号传输中的挑战国产光耦合器传统上利用LED和光电晶体管进行信号隔离。虽然这些组件对于标准应用有效,但在高频下面临挑战。随着工作频率的增加,信号延迟和数据保真度降低很常见,限制了它们在电信和高速计算等领域的有效
    腾恩科技-彭工 2024-11-29 16:11 106浏览
  • 国产光耦合器正以其创新性和多样性引领行业发展。凭借强大的研发能力,国内制造商推出了适应汽车、电信等领域独特需求的专业化光耦合器,为各行业的技术进步提供了重要支持。本文将重点探讨国产光耦合器的技术创新与产品多样性,以及它们在推动产业升级中的重要作用。国产光耦合器创新的作用满足现代需求的创新模式新设计正在满足不断变化的市场需求。例如,高速光耦合器满足了电信和数据处理系统中快速信号传输的需求。同时,栅极驱动光耦合器支持电动汽车(EV)和工业电机驱动器等大功率应用中的精确高效控制。先进材料和设计将碳化硅
    克里雅半导体科技 2024-11-29 16:18 157浏览
  • 学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习笔记&记录学习习笔记&记学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&
    youyeye 2024-11-30 14:30 63浏览
  • 光伏逆变器是一种高效的能量转换设备,它能够将光伏太阳能板(PV)产生的不稳定的直流电压转换成与市电频率同步的交流电。这种转换后的电能不仅可以回馈至商用输电网络,还能供独立电网系统使用。光伏逆变器在商业光伏储能电站和家庭独立储能系统等应用领域中得到了广泛的应用。光耦合器,以其高速信号传输、出色的共模抑制比以及单向信号传输和光电隔离的特性,在光伏逆变器中扮演着至关重要的角色。它确保了系统的安全隔离、干扰的有效隔离以及通信信号的精准传输。光耦合器的使用不仅提高了系统的稳定性和安全性,而且由于其低功耗的
    晶台光耦 2024-12-02 10:40 54浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦