今天给大家分享的是:PCB走线宽度、PCB走线宽度计算、PCB走线宽度和电流。
走线宽度是PCB设计中最关键的因素之一。
只有经常做电路设计的人都会知道,经常会遇到走线宽度的问题。一些刚开始没有什么经验的设计人员比较倾向于使用PCB Layou软件中给出的默认走线宽度。
对于有经验的人来说,默认走线宽度有一定的参考价值,但可能会根据一些经验来判断对于某些轨道来说太窄了,尤其是对于电源和接地连接。
PCB 走线是放置在非导电或隔离基材上的细导电铜线,用于将信号和电源传输到整个电路。铜走线具有特定的宽度,我们称之为走线宽度,并且具有特定的高度或厚度。
通常,铜层的PCB厚度是固定的,由 PCB 制造公司的规格决定。对于典型的 PCB,最常见的铜厚度为 35µm,相当于 1oz/sqr ft。
所以在设计中,我们只能控制走线的宽度。对于大多数制造商,最小走线宽度为6mil 或 0.152mm,主要是因为蚀刻工艺和目标产量有限制,
但是为了有一定的公差,通常使用 0.254-0.3 毫米的走线。
走线宽度
1、信号走线
信号走线是那些传送一些数据的走线。在数字或模拟信号中,具有不同的走线宽度通常不会对简单的PCB 设计产生太大影响,但在射频/模拟和高速数字设计中至关重要。在此类设计中,走线阻抗是一个重要的考虑因素,因为走线宽度和阻抗呈反比关系。
2、电源走线
另一方面,电源走线需要更多关注,因为这些走线负责为电路中的每个组件供电。在 PCB 设计中使用不同走线宽度有两个原因。
1)电流承载能力
电流承载能力是第一个也是最明显的原因。为什么?导体宽度与载流能力之间的关系很简单。走线的横截面积和允许的温升决定了走线可以承载多少电流。走线的横截面也与铜厚度和走线宽度成正比。
电流承载能力
当我们增加通过任何给定走线的电流时,温度也会升高。走线需要应对温度升高。确保这一点的一种简单方法是增加该走线的宽度。
IPC-2152 标准是确定迹线宽度的起点,这些标准使用经验数据来生成用于计算给定温升的电流限制的表格。使用 PCB 走线宽度与当前表格非常适合评估PCB 走线宽度/横截面积。
通过下表,可以有效地确定迹线中允许电流的上限。对于 PCB 叠层中的无限变量,你需要使用仿真来分析 PCB,以准确测量电流密度和温升。但是对于大多数典型的电路板来说,IPC 表就足够了。
下图显示了几种走线宽度和相应的电流值,这些值将在 1 盎司/平方英尺的铜重量下将温度上升限制在 10 °C。
一些在线工具可以计算承载额定电流所需的走线宽度,同时将走线温度保持在指定限值以下。实际结果可能因应用和条件而异。
2)走线阻抗
高速电路可能需要特定的间距和阻抗,以最大限度地减少串扰、耦合和反射。必须计算敏感数据线,例如 RF/模拟迹线和高速迹线。对于 GHz 频段等高频信号,PCB 走线不像简单的连接那样起作用。
走线阻抗
每条铜走线都有一定的串联电感和内阻,对于简单的低速设计来说很容易被忽略。但在高速设计中,走线电感和铜表面粗糙度以及集肤效应会增加,并可能影响电路板的性能。此外,每条信号走线在其返回路径和附近的其他走线之间都有一些电容值。
3、直线宽度和信号反射
信号反射是高性能电子电路设计中的一个基本问题。传输信号的某些部分向源反射的现象称为信号反射,信号反射会导致信号失真和振荡。
PCB 中的信号反射在很大程度上取决于走线的形状和路线。每当走线改变方向、形状或与组件的接口时,走线不连续性就会发挥作用。例如,当走线弯曲 90 °时,走线宽度会发生显著变化。
在弯曲点,走线宽度是实际走线宽度的1.414倍。迹线宽度的这种变化会导致阻抗发生变化,从而导致信号反射。专业的 PCB 设计师都知道这些问题,因此会避免急剧弯曲和不均匀的走线宽度。
如果置之不理,这些因素会显着降低系统的整体性能,因为信号路径中不同点的阻抗会有所不同。走线耦合,尤其是当信号跨平面分裂和空隙时,会导致串扰。
使用走线宽度计算器,可以知道如何推导出走线宽度。但需要考虑许多因素,例如:
走线载流能力
迹线将连接的组件焊盘的间距和尺寸。
痕迹之间的差距
除了走线宽度外,还必须考虑走线之间的间距,将防止短路并在原子之间留出最大空间以实现正常功能。
PCB 通常很小,因为它与生产成本有关。但是,如果电路板太小,可能会发现难以布置走线并在它们之间保持适当的间距。
走线宽度
1、使用PCB走线宽度计算器
你可以使用走线宽度计算器根据安培容量确定走线宽度。但需要在走线宽度计算器中提供设计规范,包括流过走线的最大电流(以安培为单位)、路径的总长度、由于走线电阻引起的温度升高等。
提供规格后,将自动生成走线的计算宽度,通常都是所需的最小宽度。可以允许电流安全通过而不会导致PCB损坏。
你可能会发现内层的走线宽度比外层更宽,因为它们容易产生更多热量。由于对流,外层不会得到那么多的热量。
出于安全原因,建议使用整个 PCB 的内部走线宽度。
2、使用方程式
1)PCB走线宽度表
PCB 走线宽度表可以帮助你确定 PCB 的走线宽度,还可以让你了解载流能力和温升的影响,可以参考下表。
PCB走线宽度表
2)PCB走线宽度公式
根据 IPC 2221 的定义,你可以使用计算通过走线的允许电流的公式找到 PCB 的走线宽度。过程如下
I=k*ΔT^0.44*A^0.725
I 代表电流,取为常数
ΔT是指温度的变化
A是走线的截面积。
现在可以重新排列公式,通过找出所选货币安全通过的横截面积来导出迹线宽度。
面积[密耳^2] = (电流[安培]/(k*(温度上升[摄氏度])^ 0.44))^(1/0.725)
k = 0.048
然后,考虑走线的厚度才能找出所需的宽度。
宽度[mils] = 面积[mils^2]/(厚度[oz]*1.378[mils/oz])
该公式可用于 0 到 35 A的电流,允许温度从 10 ℃上升到 100 ℃。它可容纳 400 密耳的迹线宽度,你可以使用 0.5 至 3 盎司的铜值。
通过将 2 A插入上述计算中,我们得到至少约 30 密耳的走线。但是不能计算出电压降,因为需要计算走线的电路。下面就讲讲走线电路怎么计算。
包含敏感元件(例如无线芯片或天线)的电路可能需要一些额外的保护以免受外部噪声的影响。你可以通过在走线之间嵌入接地过孔来最大限度地减少对额外保护的需求,这可以显着减少耦合、被附近的走线或平面拾取以及潜入板边缘的板外信号。
PCB 上铜走线的尺寸和形状直接影响电路板的尺寸、成本和性能。在这种情况下,PCB 走线宽度非常重要。由于更高的电流要求,用于传输功率信号的走线需要更宽。PCB走线宽度与走线阻抗成反比。以下等式计算迹线阻抗:
ρ = 铜的电阻率 | α = 铜的温度系数 | T = 迹线厚度
W = 走线宽度 | L = 迹线长度 | t = 温度
除了走线宽度外,走线的形状也会影响信号反射。不对称的走线尺寸和急转弯会引起信号反射,从而导致信号失真。在多层 PCB 中,电源信号走线通常放置在表层以改善散热。另一方面,数据信号走线放置在内部层上以防止 EMI 和环境噪声。
3、实际案例-直流电机电源路径的优化走线宽度示例
下面这个例子为将电流从一个电源组件传输到外围设备的电源信号计算特定走线宽度的过程。主要是计算用于直流电机的电源路径的最小走线宽度。
电源路径从保险丝开始,穿过 H 桥(用于管理直流电机绕组中的电力输送的组件),并在电机的连接器处结束。直流电机所需的平均连续最大电流约为 2 安培。
现在,PCB 走线充当电阻,走线越长越窄,增加的电阻就越大。如果走线没有正确定义,大电流可能会损坏走线和/或给电机带来明显的电压降(导致速度变慢)。图 3 所示的 NetC21_2 长约 0.8 英寸,最大需要承载 2 A。如果我们假设一些一般情况,例如在正常操作期间的 1 盎司覆铜和环境室温,我们就需要计算最小走线宽度和该宽度下的预期电压降。
直流电机电源路径的优化走线宽度示例
PCB 走线宽度会影响印刷电路板的电气性能,包括:
信号完整性
电源完整性
1、信号完整性
使用不同的走线宽度可以大大提高信号完整性并控制信号干扰、串扰、电磁干扰等。
2、受控阻抗布线
当涉及到某些高速信号时,它们需要以特定的宽度进行布线,以便进行阻抗控制。必须根据以下因素正确计算走线宽度:
电路板的介电材料。
与其他信号的间距。
铜重。
3、微带线和带状线
如果是敏感的高速传输线,需要与参考地平面耦合,以便屏蔽走线。带状线配置是指夹在两个地平面之间的内部布线层。另一方面,微带配置是指电路板外部的走线及其下方的相邻平面。
4、模拟路由
对于模拟信号,它们需要短而直接,同时具有额外的宽度以保持低走线阻抗。对于模拟电路,最好尽量减少过孔的使用。
5、电源完整性
1)短而直接的路由
保持走线短以避免额外的噪声很重要。与直角相反的圆角也是优选的。
2)使用宽痕迹
为减少电感和串扰,明智的做法是使用带电源布线的宽走线。
3)电流和热考虑
电源走线根据正在布线的网络传导不同的电流水平。此外,重要的是要考虑线路随电流产生的热量。外层的电源跟踪也可以从空气冷却中获益。
案例1-布线高速 USB 线
对于具有高速通信的数字设计,可能需要特定的间距和调谐长度,以最大限度地减少串扰、耦合和反射。一些常见的应用是基于 USB 的串行差分信号和基于 RAM 的并行差分信号。通常,USB 2.0 需要 480Mbit/s(USB 高速级)或更高速度的差分对路由。这部分是因为高速 USB 通常在低得多的电压和差分下运行,从而使整体信号电平更接近本底噪声。
布线高速 USB 线时需要考虑三个重要事项:走线宽度、走线间距和走线 长度。
所有这些都很重要,但三者中最关键的是确保两条迹线的长度尽可能匹配。作为一般经验法则,如果迹线之间的长度相差超过 50 密耳(对于高速 USB),则会显着增加可能导致通信不良的反射风险。90 Ω 匹配阻抗是差分对布线的常见规格,为了实现这一点,应优化走线的宽度和间距。
下图显示了一个为高速 USB 接口布线的差分对示例,其中包含 15 mil 间距的 12 mil 宽走线。
USB2.0 高速差分路由
包含并行接口的基于内存的组件的接口,例如 DDR3-SDRAM,在走线长度方面将受到更严格的限制。大多数高端PCB 设计软件都具有长度调整功能,可优化走线长度以匹配并行总线中的所有相关信号。下图显示了带有长度调整走线的 DDR3 布局示例。
长度调整的 DDR3 内存走线示例
案例2-在接地线和平面中
某些具有对噪声敏感的组件(例如无线芯片或天线)的应用可能需要一些额外的保护。设计带有嵌入式接地过孔的走线和平面可以极大地帮助最大限度地减少附近走线或平面拾取的耦合以及潜入电路板边缘的板外信号。
下图显示了一个靠近电路板边缘放置的蓝牙模块示例,其天线(通过丝印“ANT”标记)位于包含连接到接地层的嵌入式通孔的粗迹线外部。这有助于将天线与其他板载电路和平面隔离。
带有接地通孔嵌入式走线以帮助抑制噪声的蓝牙模块
这种接地通孔嵌入式走线(或本例中的多边形平面)的另一种方法可用于保护电路板电路免受外部、板外无线信号的影响。
下图显示了一个对噪声敏感的 PCB,在电路板的周边有一个接地通孔嵌入式平面。
敏感 PCB 上带有过孔的接地层,以防止板外干扰
PCB 包含各种走线宽度是很常见的,因为它们取决于信号的需求(如图下所示)。所示的较细迹线用于通用 TTL(晶体管-晶体管逻辑)电平信号,对高电流或噪声保护没有特殊要求。
这些将是电路板上最常见的走线类型。
包含不同走线宽度和类型的 4 层板示例
较粗的走线已针对载流能力进行了优化,并用于需要更高功率的外围设备或与电源相关的功能,例如风扇、电机和向较低级别组件的一般功率传输。图中左上角甚至还显示了一个差分信号(USB 高速),其中定义了特定的间距和宽度,以满足 90 Ω的阻抗要求。下图显示了一个稍微密集的 6 层电路板和一个需要更细走线的 BGA(球栅阵列)组件。
包含 256 引脚 BGA 组件的 6 层板示例,走线宽度为 5 mil
作为一般规则,以下与走线相关的规范开始推高裸 PCB 制造成本。由于更严格的PCB 公差和制造、检查或测试 PCB所需的高端设备,成本变得相当高:
走线宽度小于 5 mils (0.005”)
走线间距小于 5 密耳
直径小于 8 密耳的通孔
迹线厚度薄于或厚于 1 盎司(相当于 1.4 密耳)
差分对和受控长度或走线阻抗
包含 PCB 占位面积的高密度设计(例如极细间距 BGA 或高信号数并行总线)可能需要薄至 2.5 密耳的走线宽度和特殊类型的通孔,例如直径为 6 密耳或更小的激光钻孔微通孔。相比之下,一些高功率设计可能需要非常大的走线或平面,消耗整层,并且比标准更厚的盎司倾倒量。空间受限的应用可能需要包含几层的非常薄的电路板和半盎司(0.7 密耳厚度)的有限铜浇注厚度。
硬件工程师及从业者都在关注我们
声明:
推荐阅读▼
电路设计-电路分析
EMC相关文章
电子元器件
后台回复“加群”,管理员拉你加入同行技术交流群。