创新的 Veloce CS 架构整合了硬件加速仿真、企业原型验证和软件原型验证,将验证和确认周期加快 10 倍,整体成本降低 5 倍
Veloce CS 可在所有平台复用,实现无缝迁移,将系统工作负载的执行和调试速度加快 10 倍
模块化且可扩展的互连刀片安装方式,无需使用固定尺寸机箱,可为各种规模的设计提供硬件辅助工具
西门子数字化工业软件推出 Veloce™ CS 硬件辅助验证和确认系统。该系统融合了硬件仿真、企业原型验证和软件原型验证,并依托于两个先进的集成电路 (IC) ——用于硬件仿真的西门子专用 Crystal 加速器芯片,以及用于企业和软件原型验证的 AMDVersal™ Premium VP1902 FPGA 自适应 SoC。
Veloce™ CS 包含三款新产品:
用于硬件加速仿真的 Veloce™ Strato CS 硬件
用于企业原型验证的 Veloce™ Primo CS 硬件
用于软件原型验证的 Veloce™ proFPGA CS 硬件
Veloce CS 系统针对三个平台的一致性、速度和模块化而打造,支持的设计规模从 4000 万门电路扩展到超过 400 亿门。此外,Veloce CS 可根据每项任务的特殊要求选择合适的工具,以出色的可观测性和一致性高效运行整个系统的工作负载,以此加快项目收敛,并降低每个验证周期的成本。
为了实现这些能力,西门子与关键客户和合作伙伴共同开发了创新的硬件和统一的软件架构:
与上一代 Veloce Strato 相比,Veloce Strato CS 的硬件加速仿真性能显著提高,最高可达 5 倍,同时还可保持完全的可观测性,支持能力从 4000 万门电路扩展到超过 400 亿门电路。
Veloce Primo CS 基于 AMD先进的 Versal Premium VP1902 FPGA,提供企业原型验证系统的高度一致性,同样可从 4000 万门电路扩展到超过 400 亿门电路。
Veloce Strato CS 和 Veloce Primo CS 可在相同的操作系统上运行,并能在不同平台之间无缝移动,显著加快启动、设置、调试和工作负载执行的速度。
Veloce proFPGA CS 同样基于 AMD 的VersalPremium VP1902 FPGA 自适应 SoC,打造高速、全面的软件原型验证解决方案,可从一个 FPGA 扩展到数百个。这种性能加上高度灵活的模块化设计,可以帮助客户显著加快固件、操作系统和应用程序的开发以及系统集成任务的执行。
Veloce CS 采用模块化刀片配置,符合现代数据中心对易安装、低功耗、优异的冷却性能和紧凑封装的要求。此外,Veloce proFPGA CS 解决方案还提供桌面实验室版本,可进一步提高使用灵活性。Veloce CS 可与 AMD EPYC™ HP DL385g11 服务器同步运行。
AMD 全球院士 Alex Starr 表示: “过去十年,SoC 和系统级设计的发展为行业带来了诸多变化,硬件辅助验证(HAV)也变得越来越重要。AMD 一直与西门子密切合作,将 AMD Versal Premium VP1902 纳入 Veloce Primo CS 和 Veloce proFPGA CS 系统,以提高整体的性能和可扩展性,Veloce CS 还能同时与加装了 AMD EPYC CPU 的 HP DL385 gen11 服务器配合运行,这既是西门子快速响应客户需求的体现,同时也表明了 Veloce 团队在持续不断地创新。”
此外,客户还可以使用全面的应用程序和解决方案组合,此类组合可在 Veloce CS 的三款新品中共用。
Arm 设计服务资深总监 Tran Nguyen 表示: “上市时间对于整个 Arm 合作伙伴生态而言都是至关重要的,我们需要为 IP 和 SoC 验证提供模块化、精细化和高效的工具。西门子的 Veloce 平台已经成为 Arm 在开发过程中不可或缺的一部分,我们也看到了 Veloce Strato CS 系统在硬件设计加速和软件开发方面将持续带来的优势。”
西门子数字化工业软件硬件辅助验证副总裁兼总经理 Jean Marie Brunet 表示:“Veloce CS 的三款产品提供了高度一致、快速、模块化的硬件辅助系统,能够同时满足硬件、软件和系统工程师的特定需求,助其释放能量,打造先进的电子产品。Veloce CS 的创新能力可为每项任务提供合适的工具,加快整个验证过程,降低总体拥有成本,提高盈利能力。”
Veloce Strato CS 系统现可供选定合作客户使用,其三个硬件平台计划于 2024 年夏季全面上市。Veloce CS 系统同时计划实现全面的云上部署。更多详情请访问:https://eda.sw.siemens.com
【直播预告】