大厂工程师的应用笔记!千兆以太网设计指南!

智芯Player 2023-11-21 08:00

点击上方蓝字关注我们


  本应用笔记旨在帮助客户使用Microchip的10/100/1000 Mbps以太网器件系列设计PCB。本文档提供有关PCB布线的建 议, PCB 布线是保持信号完整性和减少EMI问题的关键环节。本文涵盖以下主题:

• 通用PCB布线指南

• 以太网布线指南

• EMI注意事项

• ESD注意事项

• 常见布线问题疑难解答

01

通用PCB布线指南


电源注意事项:

➤ 确保足够的电源额定值。确认所有电源和稳压器都能提供所需的电流大小。

➤ 电源输出纹波应限制在50 mV以下(为了获得最佳性能,最好小于10 mV)。

➤ 所有电源和地平面上的噪声水平应限制在50 mV以下。

➤ 铁氧体磁珠的额定电流应为预期提供电流的4-6倍。另外,还应考虑因温度产生  的降额。

器件去耦:

➤ PCB装配上的每个高速半导体器件都需要去耦电容。每个电源引脚都需要一个去耦电容。

➤ 去耦电容值取决于应用。典型的去耦电容值范围为0.001 μF至0.1 μF。

➤ 总去耦电容应大于提供给数字输出缓冲器的负载电容,以避免将噪声引入电源。

➤ 通常,选择II类介电电容进行去耦。首选方案是X7R介电陶瓷电容,因为它具有出色的稳定性、合理的封装尺寸以及优异的电容特性。设计人员的第二个选择是X5R介电电容,因为它具有出色的稳定性。但是,X5R在封装尺寸与电容特性方面可能会存在一定的限制。考虑去耦电容特性时,低电感至关重要。

 每个去耦电容都应尽可能靠近要去耦的电源引脚。

 所有去耦电容引线应尽可能短。最佳做法是将电容直接连接到地以及顶层的电源引脚。如果不得不使用过孔,则焊盘到过孔的连接长度应小于10 mil。走线连接应尽可能宽,以降低电感。

  强烈建议考虑通过两个过孔连接所有旁路电容的地,以极大地减小该连接的电感。


PCB旁路:

➤ 旁路电容应放置在靠近PCB上所有电源入口点的位置。这些电容从高速数字负载吸收高频电流。

➤ 设计中的所有电源连接和所有稳压器均应使用旁路电容。

➤ 旁路电容的值取决于应用,由电源的频率以及负载瞬态幅值和频率决定。

➤ 所有旁路电容引线应尽可能短。最佳做法是将电容直接连接到地以及顶层的电源引脚。如果不得不在表面贴装焊盘外使用过孔,则焊盘到过孔的连接长度应小于10 mil。走线连接应尽可能宽,以降低电感。

 强烈建议考虑通过两个过孔连接所有旁路电容的地,以极大地减小该连接的电感。

图1 PCB旁路技术示例

PCB大电容:

➤ 必须适当利用大电容,以将开关噪声降至最低。大电容有助于保持恒定的直流电压和电流大小。

➤ 设计中的所有电源平面和稳压器均应使用大电容。

➤ 旁路电容的值取决于应用,由电源的频率以及负载瞬态幅值和频率决定。

➤ 所有大电容引线应尽可能短。最佳解决方案是在表面贴装焊盘内使用平面连接过孔。在表面贴装焊盘外使用过孔 时,焊盘到过孔的连接长度应小于 10 mil。走线连接应尽可能宽,以降低电感。

 遵循良好的设计原则,只要在电路中使用铁氧体磁珠,就应在铁氧体磁珠的每一侧放置大电容。

 如果在USB连接器上使用铁氧体磁珠来对VCC 进行滤波,则建议不要在USB连接器侧使用大电容。这是限制USB 电路浪涌电流的一种尝试。Microchip 强烈建议在铁氧体磁珠内侧使用4.7 μF的大电容。

PCB层策略:

➤ 所有以太网LAN设计至少使用4层PCB。

➤ 在典型的 PCB 层叠结构中,顶层(元件侧)为信号,第2 层为固定连续地平面,第 3 层为固定电源平面,第4 层为 另一个信号。第 1 层被视为主要的关键布线和元件层,因为其正下方是固定数字地平面。另外,第 1 层不需要通过 过孔来连接位于第 1层的元件。

➤ 所有PCB走线(尤其是高速和关键信号走线)应在固定连续地平面层相邻的第 1层上布线。这些走线必须具有连续 的参考平面,才能满足其整个传导长度的要求。应避免信号走线穿过平面分割处(图2),因为这会导致不可预测 的返回路径电流, 并且可能引起信号完整性问题以及产生EMI问题。如果不得不穿过参考平面中的分割处,请考虑 添加拼接电容。

➤ 需要将以太网机架地平面与数字地平面分离。

➤ 避免在PCB设计和系统设计中形成接地回路。

➤ 为了便于布线并最大程度减少信号串扰问题,多层设计中的相邻层应以正交方式布线。

图2 信号穿过平面分割处的示例

推荐的层叠布局 

•  四层板

-  信号 1 (顶层)

-  GND

-   电源平面/GND 

-  信号2


•  六层板

-  信号 1 (顶层)

-   电源平面/GND

-  信号2(最适合时钟和高速信号)

-  信号3(最适合时钟和高速信号) 

-  GND

-  信号4


信号完整性问题:

➤ 根据需要为所有高速开关信号和时钟线提供交流端接。在走线的负载端进行上述端接。随着PCB上走线长度的增加,这一设计问题变得更加关键。

➤ 提供阻抗匹配的串联端接,以最大程度地减小关键信号(地址、数据和控制线)中的振铃、过冲和下冲。这些串联端接应位于走线的驱动器端,而不是走线的负载端。随着PCB上走线长度的增加,这一设计问题变得更加关键。

➤ 尽量减少在整个设计中使用过孔。过孔会增加信号走线的电感。

➤ 请务必查看整个PCB设计,了解是否有走线在任何参考平面切口上方穿过。这很有可能会引起EMC问题。

➤ 通常,应查看所有信号串扰设计规则以避免串扰问题。确保走线间有足够的间隔,以避免串扰问题。

 也可使用保护走线来最大程度地减少串扰问题。

PCB走线注意事项:

➤ 避免在高速数据走线中使用90度角。这类角度会影响走线宽度和快速信号的阻抗控制。

➤ 要使 PCB 走线能够提供所需电流量,应为其设计合理的宽度。在顶层或底层的局部区域中使用迷你平面,这样可确保提供足够的电流。

➤ 连接任何电源平面或地平面的所有元件引线应尽可能短。最佳解决方案是在表面贴装焊盘内使用平面连接过孔。在表面贴装焊盘外使用过孔时,焊盘到过孔的连接长度应小于10 mil。走线连接应尽可能宽,以降低电感。这包括为电源层供电的任何铁氧体磁珠以及为电源层供电的熔丝等 。

晶振电路:

➤ 将所有晶振电路元件置于顶层。这将使所有这些元件及其走线以同一数字地平面为参考。

 尽可能将所有晶振元件和走线与其他信号隔离。晶振对杂散电容和其他信号的噪声敏感。晶振还可能干扰其他信号并引起EMI噪声。

 负载电容、晶振和并联电阻应靠近彼此放置。负载电容的接地连接应较短,并远离USB和VBUS电源线的返回电流。负载电容的返回路径应连接到数字逻辑电源的地平面。

 从以太网器件到晶振、电阻和电容的PCB走线应在长度上匹配,彼此应尽可能靠近,同时保持最短的路径。长度匹配的优先级应高于最短的路径长度。

 验证晶振电路在应用的整个工作范围内工作时是否符合规范(+/-50 PPM)。这包括温度、时间和应用容差。

接地标志(外露焊盘)中的过孔:

 在GND标志上打满过孔,以确保到地平面的热连接和电气连接良好。地平面应为1 oz或更高值,以确保器件具有固定的GND参考。这将有助于降低GND噪声并为器件提供理想的散热效果。图3给出了标志焊盘中的接地过孔区示例。

图3 标志焊盘中的接地过孔区示例
02

标志焊盘中的接地过孔区示例


以太网差分对:

➤ 每个TRxP/TRxN信号组都应作为差分对布线。这包括从RJ45 连接器到LAN器件的整段走线。

➤ 单个差分对应尽可能靠近布线。通常,在开始计算阻抗时,选择最小的走线间距(4-5 mil)。然后调整走线宽度以 获得必要的阻抗。

➤ 差分对应构造为 100Ω受控阻抗对。

➤ 差分对应远离所有其他走线布线。尝试使所有其他高速走线与以太网前端保持至少0.300英寸的距离。

➤ 确保器件与RJ45 之间的对内和对间偏移分别小于50 mil和600 mil。

➤ 差分对的长度应尽可能短。

➤ 尽可能不要过孔。如果使用过孔,请保持最小值并始终匹配过孔,以便平衡差分对。

➤ 最大程度减少层变化。尽可能使差分对以相同的电源/地平面为参考。

➤ 通常,将千兆位以太网的四个差分对连接到RJ45连接器时,至少有一对需要通过过孔连接到相对的外部层。在这种 情况下,必须确保电路板另一侧(通常是第4层)上的布线经过对地阻抗较低的连续参考平面。切勿越过平面边界 布线。

➤ 为获得最佳抗扰度,布线时尽可能使每个差分对互相远离。

➤ 端接应始终使用与差分布线相同的参考平面。

➤ 应先对差分对进行布线。确定布线后再添加端接。只需将端接“放在”差分布线上即可。

➤ 以太网前端的所有电阻端接应具有 1.0%容差值。

➤ 以太网前端的所有电容端接都应具有严格的容差和高质量的电介质。

➤ 为了实现最佳分离效果,可以通过在差分对之间插入地平面孤岛来进行实验。应使该地平面与任何走线的间距保持 为电解质距离(PCB内铜层的间距)的3至5倍。

➤ 如果存在端口串扰问题,则可以使用上文所述的相同分离技术来分离不同的以太网端口。可以在以太网通道之间插 入地平面。应使该地平面与任何走线的间距保持为电解质距离的3至5倍。

图4 芯片到磁件差分对布线示例

图5 磁件到RJ45差分对布线示例


RJ45连接器:

    磁件能够隔离本地电路和以太网信号连接的其他设备。IEEE 隔离测试在隔离侧施加压力,以测试隔离的介电强度。隔 离绕组的中心抽头有一个“Bob Smith”端接, 通过75Ω电阻和 1000 pF电容连接到机架地。端接电容应具有3 kV的电 压容差。

要通过EMI兼容性测试,可参考以下实用建议:

➤ 建议将RJ45 连接器的金属屏蔽层连接到机架地以减少EMI发射。

➤ 为了进一步减少EMI 问题,可以在适当平面之间放置带状线来代替外层的微带线。请注意,将带状线直接放在彼此 的顶部可能会导致通道之间出现电容耦合。不过,对于差分对,这种耦合可能是有益的。

➤ 最好不要使电路地平面与形成耦合的机架地重叠,而应使机架地成为一个隔离孤岛,并在机架地和电路地之间留出 空隙。在机架地和电路地空隙上放置两到三个1206焊盘。这样就能通过实验选择合适的感性、容性或阻性元件,以 通过EMI发射测试。1206焊盘的位置应尽可能靠近电路板上的电源入口,以使两个地之间的电流远离任何敏感电路。

➤ 为了最大程度提高ESD 性能,设计人员应考虑选择不带LED 的RJ45 模块。这将简化布线并允许以太网前端中具有 更大的间隔,以改善ESD/敏感性性能。

➤ 此外,还可通过使用表面贴装触点 RJ45 连接器来提高 ESD 性能。这可以简化布线并允许以太网前端中具有更大的 间隔,以改善ESD敏感性性能。

➤ 分立和嵌入式RJ45 和磁件模块的元件放置:

以太网器件与磁件之间的距离应小于 1英寸。如果无法实现,则最大值不得超过3英寸。

➤ 磁件与RJ45 之间的距离应小于 1英寸。

从以太网器件到RJ-45 连接器测得的差分对的总长度应小于4英寸。

磁件:

➤ 以太网的磁件可以是集成的,也可以是分立的。建议使用分立模块以更好地控制EMI。

➤ 为了最大程度地提高ESD性能,设计人员应考虑选择分立变压器,而不是集成磁件/RJ45模块。这可以简化布线并 允许以太网前端中具有更大的间隔,以改善ESD/敏感性性能。

➤ 使用分立磁件时, 务必使用端接:四个 75Ω 端接用于线缆侧中心抽头, 未使用的引脚连接到 EFT(电快速瞬变) 电容。

➤ 使用连接到地平面的EFT电容以及75Ω端接。建议值为 1500 pF/2 KV或 1000 pF/3 KV。电容与走线和元件的间距至少应保持50 mil。

➤ 实现地分割以进行高压安装(不需要集成磁件)。通常,在 PCB 上磁件到 RJ45 连接器的中间区域清除所有平面。TRxP/TRxN对应是这一清除区域中仅有的走线,从而形成LAN应用所需的高压势垒的一部分。

➤ 阻抗不连续会导致意外的信号反射。最大程度减少过孔(信号通孔)和其他不规则传输线的数量。如果必须使用过 孔,合理的做法是每段差分走线经过两个过孔。

ETHRBIAS/ISET:

    ETHRBIAS/ISET电阻设置内部参考电流源。因此,ETHRBIAS/ISET引脚是一个高阻抗节点,在ETHRBIAS/ISET走线上 产生的任何噪声都会直接影响内部参考电流,从而对眼图质量造成负面影响。ETHRBIAS/ISET 电阻应放置在靠近 ETHRBIAS/ISET引脚的位置,并且接地回路应尽可能短且直接连接地平面。电阻走线应非常短,并与附近的走线隔离。

03

EMI注意事项


PCB EMI设计指南:

➤ 在原理图和PCB设计周期中都必须考虑如何实现EMC设计。

➤ 最好从产生EMC的根源解决EMC 问题。

标识关键电路:

➤ 发射—— 时钟、总线和其他重复电路。

    •如果使用晶振,则确保热引线尽可能短且匹配。

    •向时钟振荡器添加较小的阻尼电阻或铁氧体。

    •控制时钟布线

    •当心有噪声的振荡器模块。

    •如有可能,应避免使用振荡器。振荡器会增加EMI、功耗和抖动。

    •如有可能,应使用晶振。

➤ 抗扰度—— 复位、中断和关键控制线。

    •向电路输入端添加高频滤波器。

    •控制走线布线。

    不要使高速信号走线穿过任何平面分割处。

谨慎选择需要考虑EMI的器件:

➤ 越慢越好—— 上升时间和时钟。

➤ 对于信号和电源,使用高速CMOS时需要小心。

电路板设计:

➤ 多层板在发射和抗扰度方面的性能要出色得多。

➤ 不要在电源和地平面中嵌入走线。

密切注意电源去耦:

➤ 用高频电容为每个器件去耦。

➤ 使用高频电容旁路电路板的每个电源输入。

➤ 电容引线应尽可能短。

➤ 为了在超高速设计中改善噪声和EMI,可以组合使用 0.1 μF、0.01 μF和容值更低的电容。

I/O电路注意事项:

➤ 信号、电源和地是通过I/O的三个EMI路径。

➤ 向所有I/O线路添加高频滤波器,即使是慢速线路也是如此。

➤ 正确实现I/O平面的隔离。

04

ESD注意事项


➤ RJ45 连接器必须具有金属屏蔽层,以确保最高的ESD性能。

➤ RJ45 连接器的金属屏蔽层必须直接连接到系统机架地平面的两个点。

➤ 必须在磁件到RJ45 连接器的中间区域清除所有电源平面和非以太网走线。间隔至少应保持0.250 英寸。

 N/S和E/W磁件的固定方式不同;因此,磁件的选择和位置对于ESD 性能至关重要。

 正确布局高压势垒。

 选择带有机架接地片的特定RJ45 连接器,并将它安装在远离8引脚连接的位置,这已被证实是ESD的最佳配置。

 RJ45 连接器相对于其他连接器和整个PCB的位置对于整体ESD性能非常重要。

 确保与高压势垒区域相关和位于其中的所有电路仅以机架地为参考。高压势垒区域中的LED、电容和反并联二极管 如果以数字地为参考,会对高压势垒带来不利影响(见图6)。

 电源电压线应与其返回线紧密缠绕在一起。

 PCB的所有电源入口都必须正确旁路,尽可能靠近PCB上的电源连接器。

 接地连接应远离敏感电路。这种策略将迫使ESD流远离敏感电路,并将其引向地。

 整个设计中的所有信号走线均应保持最短。考虑向长度超过 12英寸的信号线添加数字地“保护走线”。

 如果允许 ESD 进入数字地平面,则可能导致数字接地层发生“接地反弹”。这可能导致意外的系统行为和/ 或系统 故障。应尽一切努力确保不允许任何ESD源进入PCB上的任何数字地或电源平面。

图6 高压势垒—— 延伸到磁件的中间位置

AD封装合集
铝电解系列封装(带3D)
USB Type-A座子系列(带3D)
TF(micro SD)卡座封装大全(带3D)
2.4G PCB天线(量产用)
RJ45座子(带3D)
DC3-2.54板端座子(带3D)
USB3.0板端座子(带3D)
LED发光二极管(带3D)
贴片插件电阻排阻(带3D)
插件压敏电阻(带3D)
继电器(带3D)
按键开关,拨码开关,拨动开关(带3D)
PH2.0座子插件贴片(带3D)
915MHz天线,GPS天线,GSM天线,433MHz天线,13.56Hz天线,LTE天线
FPC座子0.5mm间距1.0mm间距1.25间距(带3D)
贴片及插件二极管-整流桥(带3D)
插件电解电容,贴片电容,钽电容,独石电容(带3D)
VH3.96mm插件座子(带3D)
XH2.54mm座子插件贴片(带3D)
贴片插件晶振(带3D)
micro USB座子,Type C座子,USB-A公头(带3D)
三极管,MOS管,部分LDO(TO,SOT系列)(带3D)
贴片电感(带3D)
插件电感,变压器(带3D)
芯片IC封装-QFP,TQFP,LQFP(带3D)
DC电源接口、音频接口(带3D)
数码管,点阵,屏(带3D)
VGA视频座子,RJ11座子(带3D)
SD卡卡座(带3D)
SIM卡卡座(带3D)
KF2EDGK系列2.54接线端子(带3D)
KF2EDGK系列3.81接线端子(带3D)
KF2EDGK系列5.08接线端子(带3D)
MX1.25mm座子插件贴片(带3D)
ZH1.5mm座子插件贴片(带3D)
2.54间距排针排母插件贴片(带3D)
纽扣电池座插件贴片(带3D)
SOP,SOIC,SSOP,TSSOP,SOT(带3D)
EMC知识合集
3000字详述ESD产生原理及防护(多图慎入!)
PADS封装合集
铝电解系列封装(带3D)
Dsub(DB9,DB15d等)公母头座子封装(带3D)
2.4GPCB天线封装(量产用)
不用开发板学习STM32合集
一般流水灯实验(文末获取代码及工程文件
7段数码管0~9定时显示(文末获取代码及工程文件
串口收发+按键控制数码管显示(文末获取代码及工程文件
DS18B20温度采集+OLED显示(文末获取代码及工程文件
必看必读系列
【收藏】32个EMC标准电路!!
【收藏】你应该知道的拓扑结构-开关电源,都在这里!!
【收藏】开关电源你必须知道的专业名字(中英对照)!!
【收藏】优选4层板到12层板叠层经典设计方!!
【收藏】漫画电容器产品及选型指南
【过瘾】电机原理动态图,停不下来!!
【过瘾】各种烙铁头正确使用姿势,你get到了吗?
【较真】细说LDO旁路电容如何选!!
【较真】0欧姆电阻的妙用!!
【必看】10分钟学会看MOSFET手册!!
经典PPT合集
大厂FOC控制理论!
反激式电源同步整流技术!
PCIe6.0官方介绍PPT!
一份完整的EMC报告!
电子元器件基础及选型合集
电阻知识点总结!
电容分类知识点总结!
二极管知识点总结!
电感分类知识点总结!
变压器知识大盘点
必须知道的天线知识及天线图谱
美国线规AWG与公制对照表,拿走不谢~
经典图文,带你一文搞懂MOS管!
超级电容!为什么那么超级!
三极管原理--我见过最通俗易懂的讲法!
功率(PiN)二极管反向恢复机理!
从5个方面,详细讲述旁路电容器原理!
晶振怎么选?有哪些注意点?这里有详细说明!
详解TVS二极管选型攻略,采购不迷路!
划重点!什么是隔离变压器?原理和作用是什么?
保险丝额定电流和熔断电流有什么不同?
趣味试用系列
【RT-Thread RISC-V 评估板】+ 上电,RGB流水灯走一个!
ART-Pi,基于RT-Thread Studio实现快速开发 !
便携USB示波器,入门首先,性价比之王!
为工业应用而生,飞凌嵌入式OKMX8MP-C开发板!
PCB知识库合集
印制电路板(PCB)专业词汇及术语大全!
射频(RF)PCB设计要点!
30张动图沉浸式揭秘PCB制造全过程!


智芯Player 电子创客DIY达人聚集地,发布有趣的DIY作品,实用的教程,板卡试用心得,发布实用的PC手机软件,最新行业动态,兼职外快信息,你想要的这里都有,打造一个可以玩,可以吐槽的工程师小圈子.
评论
  • 随着市场需求不断的变化,各行各业对CPU的要求越来越高,特别是近几年流行的 AIOT,为了有更好的用户体验,CPU的算力就要求更高了。今天为大家推荐由米尔基于瑞芯微RK3576处理器推出的MYC-LR3576核心板及开发板。关于RK3576处理器国产CPU,是这些年的骄傲,华为手机全国产化,国人一片呼声,再也不用卡脖子了。RK3576处理器,就是一款由国产是厂商瑞芯微,今年第二季推出的全新通用型的高性能SOC芯片,这款CPU到底有多么的高性能,下面看看它的几个特性:8核心6 TOPS超强算力双千
    米尔电子嵌入式 2025-01-03 17:04 11浏览
  • 本文介绍Linux系统更换开机logo方法教程,通用RK3566、RK3568、RK3588、RK3576等开发板,触觉智能RK3562开发板演示,搭载4核A53处理器,主频高达2.0GHz;内置独立1Tops算力NPU,可应用于物联网网关、平板电脑、智能家居、教育电子、工业显示与控制等行业。制作图片开机logo图片制作注意事项(1)图片必须为bmp格式;(2)图片大小不能大于4MB;(3)BMP位深最大是32,建议设置为8;(4)图片名称为logo.bmp和logo_kernel.bmp;开机
    Industio_触觉智能 2025-01-06 10:43 20浏览
  • 影像质量应用于多个不同领域,无论是在娱乐、医疗或工业应用中,高质量的影像都是决策的关键基础。清晰的影像不仅能提升观看体验,还能保证关键细节的准确传达,例如:在医学影像中,它对诊断结果有着直接的影响!不仅如此,影像质量还影响了:▶ 压缩技术▶ 存储需求▶ 传输效率随着技术进步,影像质量的标准不断提高,对于研究与开发领域,理解并提升影像质量已成为不可忽视的重要课题。在图像处理的过程中,硬件与软件除了各自扮演着不可或缺的基础角色,有效地协作能够确保图像处理过程既高效又具有优异的质量。软硬件各扮演了什么
    百佳泰测试实验室 2025-01-03 10:39 137浏览
  • 在测试XTS时会遇到修改产品属性、SElinux权限、等一些内容,修改源码再编译很费时。今天为大家介绍一个便捷的方法,让OpenHarmony通过挂载镜像来修改镜像内容!触觉智能Purple Pi OH鸿蒙开发板演示。搭载了瑞芯微RK3566四核处理器,树莓派卡片电脑设计,支持开源鸿蒙OpenHarmony3.2-5.0系统,适合鸿蒙开发入门学习。挂载镜像首先,将要修改内容的镜像传入虚拟机当中,并创建一个要挂载镜像的文件夹,如下图:之后通过挂载命令将system.img镜像挂载到sys
    Industio_触觉智能 2025-01-03 11:39 113浏览
  • 自动化已成为现代制造业的基石,而驱动隔离器作为关键组件,在提升效率、精度和可靠性方面起到了不可或缺的作用。随着工业技术不断革新,驱动隔离器正助力自动化生产设备适应新兴趋势,并推动行业未来的发展。本文将探讨自动化的核心趋势及驱动隔离器在其中的重要角色。自动化领域的新兴趋势智能工厂的崛起智能工厂已成为自动化生产的新标杆。通过结合物联网(IoT)、人工智能(AI)和机器学习(ML),智能工厂实现了实时监控和动态决策。驱动隔离器在其中至关重要,它确保了传感器、执行器和控制单元之间的信号完整性,同时提供高
    腾恩科技-彭工 2025-01-03 16:28 161浏览
  • 在快速发展的能源领域,发电厂是发电的支柱,效率和安全性至关重要。在这种背景下,国产数字隔离器已成为现代化和优化发电厂运营的重要组成部分。本文探讨了这些设备在提高性能方面的重要性,同时展示了中国在生产可靠且具有成本效益的数字隔离器方面的进步。什么是数字隔离器?数字隔离器充当屏障,在电气上将系统的不同部分隔离开来,同时允许无缝数据传输。在发电厂中,它们保护敏感的控制电路免受高压尖峰的影响,确保准确的信号处理,并在恶劣条件下保持系统完整性。中国国产数字隔离器经历了重大创新,在许多方面达到甚至超过了全球
    克里雅半导体科技 2025-01-03 16:10 121浏览
  • 光耦合器,也称为光隔离器,是一种利用光在两个隔离电路之间传输电信号的组件。在医疗领域,确保患者安全和设备可靠性至关重要。在众多有助于医疗设备安全性和效率的组件中,光耦合器起着至关重要的作用。这些紧凑型设备经常被忽视,但对于隔离高压和防止敏感医疗设备中的电气危害却是必不可少的。本文深入探讨了光耦合器的功能、其在医疗应用中的重要性以及其实际使用示例。什么是光耦合器?它通常由以下部分组成:LED(发光二极管):将电信号转换为光。光电探测器(例如光电晶体管):检测光并将其转换回电信号。这种布置确保输入和
    腾恩科技-彭工 2025-01-03 16:27 157浏览
  • 本文继续介绍Linux系统查看硬件配置及常用调试命令,方便开发者快速了解开发板硬件信息及进行相关调试。触觉智能RK3562开发板演示,搭载4核A53处理器,主频高达2.0GHz;内置独立1Tops算力NPU,可应用于物联网网关、平板电脑、智能家居、教育电子、工业显示与控制等行业。查看系统版本信息查看操作系统版本信息root@ido:/# cat /etc/*releaseDISTRIB_ID=UbuntuDISTRIB_RELEASE=20.04DISTRIB_CODENAME=focalDIS
    Industio_触觉智能 2025-01-03 11:37 138浏览
  • 物联网(IoT)的快速发展彻底改变了从智能家居到工业自动化等各个行业。由于物联网系统需要高效、可靠且紧凑的组件来处理众多传感器、执行器和通信设备,国产固态继电器(SSR)已成为满足中国这些需求的关键解决方案。本文探讨了国产SSR如何满足物联网应用的需求,重点介绍了它们的优势、技术能力以及在现实场景中的应用。了解物联网中的固态继电器固态继电器是一种电子开关设备,它使用半导体而不是机械触点来控制负载。与传统的机械继电器不同,固态继电器具有以下优势:快速切换:确保精确快速的响应,这对于实时物联网系统至
    克里雅半导体科技 2025-01-03 16:11 165浏览
  • PLC组态方式主要有三种,每种都有其独特的特点和适用场景。下面来简单说说: 1. 硬件组态   定义:硬件组态指的是选择适合的PLC型号、I/O模块、通信模块等硬件组件,并按照实际需求进行连接和配置。    灵活性:这种方式允许用户根据项目需求自由搭配硬件组件,具有较高的灵活性。    成本:可能需要额外的硬件购买成本,适用于对系统性能和扩展性有较高要求的场合。 2. 软件组态   定义:软件组态主要是通过PLC
    丙丁先生 2025-01-06 09:23 21浏览
  •     为控制片内设备并且查询其工作状态,MCU内部总是有一组特殊功能寄存器(SFR,Special Function Register)。    使用Eclipse环境调试MCU程序时,可以利用 Peripheral Registers Viewer来查看SFR。这个小工具是怎样知道某个型号的MCU有怎样的寄存器定义呢?它使用一种描述性的文本文件——SVD文件。这个文件存储在下面红色字体的路径下。    例:南京沁恒  &n
    电子知识打边炉 2025-01-04 20:04 18浏览
  • 车身域是指负责管理和控制汽车车身相关功能的一个功能域,在汽车域控系统中起着至关重要的作用。它涵盖了车门、车窗、车灯、雨刮器等各种与车身相关的功能模块。与汽车电子电气架构升级相一致,车身域发展亦可以划分为三个阶段,功能集成愈加丰富:第一阶段为分布式架构:对应BCM车身控制模块,包含灯光、雨刮、门窗等传统车身控制功能。第二阶段为域集中架构:对应BDC/CEM域控制器,在BCM基础上集成网关、PEPS等。第三阶段为SOA理念下的中央集中架构:VIU/ZCU区域控制器,在BDC/CEM基础上集成VCU、
    北汇信息 2025-01-03 16:01 173浏览
  • 根据Global Info Research项目团队最新调研,预计2030年全球封闭式电机产值达到1425百万美元,2024-2030年期间年复合增长率CAGR为3.4%。 封闭式电机是一种电动机,其外壳设计为密闭结构,通常用于要求较高的防护等级的应用场合。封闭式电机可以有效防止外部灰尘、水分和其他污染物进入内部,从而保护电机的内部组件,延长其使用寿命。 环洋市场咨询机构出版的调研分析报告【全球封闭式电机行业总体规模、主要厂商及IPO上市调研报告,2025-2031】研究全球封闭式电机总体规
    GIRtina 2025-01-06 11:10 25浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦