MR6750核心板介绍
2. 双核特点
CPU0 和 CPU1 采用相同的存储器映射,以下为例外:
CPU 自身的指令/数据本地存储器 ILM / DLM 为私有;
FGPIO 为私有;
平台中断控制器 PLIC 为私有;
软件中断控制器 PLICSW 为私有;
机器定时器 MCHTMR 为私有。
资源 | 配置说明 |
以太网 | 2路10/100Mbps(RJ45) |
USB | 1路Type-C 支持电源供电 |
1路USB HOST支USB2.0 High speed | |
CANFD | 2路,支持CAN FD/CAN |
DVP | 1路24PIN FFC接口,支持ov7725型号摄像头 |
LCD | 1路50PIN FFC接口,支持(RGB565) |
TF卡 | 1路TF接口 |
JTAG | 1路调试接口 |
UART | 1路显示串口接口 |
RTC电池座子 | 1路CR1220 RTC座子 |
PWM | 蜂鸣器 |
BOOT | 2路模式选择 |
按键 | 支持复位 |
LED灯 | 1路电源显示,1路运行显示 |
接口资源 | 配置 |
RS485 | 1路 |
UART | 2路 |
CAN | 1路 |
I2C | 1路 |
SPI | 1路 |
ADC | 3路 |
产品在线文档:
https://manual.zlg.cn/web/#/237/9276
更多往期文章,请点击“ 阅读原文 ”。