IC设计:Clock-Gating的综合实现

EETOP 2023-08-30 11:34
1、Clock-gating 说明

    在ASIC设计中,项目会期望设计将代码写成clk-gating风格,以便于DC综合时将寄存器综合成clk-gating结构,其目的是为了降低翻转功耗。因为当控制信号(vld_in)无效时,使用了clk-gating后的寄存器,其CK(clk)端口一直为0,因此不存在翻转,能够有效降低寄存器的翻转功耗和对应的时钟树的翻转功耗。如下所示:下图左侧是DC综合后的clk -gating结构图,使用了ICG模块进行时钟gating,被gating后的时钟连接到寄存器的CK端。右侧是没有被clk-gating的寄存器结构图。

2、Clock-gating 编码风格    

 如下图所示,case1和case3 为gating style风格。DC综合时更容易产生clk gating。NOTE: 这里说的是更容易,而不是一定。综合工具会根据同一组(同一个vld控制的)的寄存器bit位数量进行决策,如果数量过少,则不进行clk gating,因为使用ICG模块本身就存在面积和功耗的增加

案例1中,data为3bit,则没有产生clk gating。

案例2中,data为7bit,data1_out和data3_out均产生了产生clk gati

3、data位宽3bit  

3.1 RTL代码

module try_top (
input clk , // input rst_n , // input vld_in , // input [3-1:0] data_in , //
output reg vld_out , // output reg [3-1:0] data3_out , // output reg [3-1:0] data1_out , // output reg [3-1:0] data2_out //
);
always@(posedge clk or negedge rst_n) if(!rst_n) begin vld_out <= 1'b0 ; end else begin vld_out <= vld_in ; end
always@(posedge clk or negedge rst_n) if(!rst_n) begin data1_out <= 'b0 ; end else if(vld_in) begin data1_out <= data_in ; end always@(posedge clk or negedge rst_n) if(!rst_n) begin data2_out <= 'b0 ; end else if(vld_in) begin data2_out <= data_in ; end else begin data2_out <= 'b0 ; end
always@(posedge clk or negedge rst_n) if(!rst_n) begin data3_out <= 'b0 ; end else if(vld_in) begin data3_out <= data_in ; end else begin data3_out <= data3_out ; end endmodule

3.2 网表文件--没有产生clk-gating 


module try_top ( clk, rst_n, vld_in, data_in, vld_out, data3_out, data1_out, data2_out ); input [2:0] data_in; output [2:0] data3_out; output [2:0] data1_out; output [2:0] data2_out; input clk, rst_n, vld_in; output vld_out; wire n6, n8, n10, n12, n14, n16, n18, n20, n22, n24, n26;
SDFFRPQL_*CELL_TYPE* data2_out_reg_0_ ( .D(n6), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data2_out[0]) ); SDFFRPQL_*CELL_TYPE* vld_out_reg ( .D(vld_in), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(vld_out) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_2_ ( .D(n22), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data1_out[2]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_1_ ( .D(n20), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data1_out[1]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_0_ ( .D(n18), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data1_out[0]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_2_ ( .D(n16), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data3_out[2]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_1_ ( .D(n14), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data3_out[1]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_0_ ( .D(n12), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data3_out[0]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_2_ ( .D(n10), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data2_out[2]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_1_ ( .D(n8), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n24), .Q(data2_out[1]) ); INVP_*CELL_TYPE* U18 ( .A(rst_n), .Y(n24) ); AND2_*CELL_TYPE* U19 ( .A(data_in[1]), .B(vld_in), .Y(n8) ); AND2_*CELL_TYPE* U20 ( .A(data_in[2]), .B(vld_in), .Y(n10) ); AND2_*CELL_TYPE* U21 ( .A(data_in[0]), .B(vld_in), .Y(n6) ); INVP_*CELL_TYPE* U22 ( .A(vld_in), .Y(n26) ); AO21_*CELL_TYPE* U23 ( .A0(data3_out[1]), .A1(n26), .B0(n8), .Y(n14) ); AO21_*CELL_TYPE* U24 ( .A0(data3_out[0]), .A1(n26), .B0(n6), .Y(n12) ); AO21_*CELL_TYPE* U25 ( .A0(data1_out[0]), .A1(n26), .B0(n6), .Y(n18) ); AO21_*CELL_TYPE* U26 ( .A0(data1_out[1]), .A1(n26), .B0(n8), .Y(n20) ); AO21_*CELL_TYPE* U27 ( .A0(data3_out[2]), .A1(n26), .B0(n10), .Y(n16) ); AO21_*CELL_TYPE* U28 ( .A0(data1_out[2]), .A1(n26), .B0(n10), .Y(n22) );endmodule

4、data位宽7bit     

4.1 RTL代码

module try_top (
input clk , // input rst_n , // input vld_in , // input [7-1:0] data_in , //
output reg vld_out , // output reg [7-1:0] data3_out , // output reg [7-1:0] data1_out , // output reg [7-1:0] data2_out //);

always@(posedge clk or negedge rst_n) if(!rst_n) begin vld_out <= 1'b0 ; end else begin vld_out <= vld_in ; end

always@(posedge clk or negedge rst_n) if(!rst_n) begin data1_out <= 'b0 ; end else if(vld_in) begin data1_out <= data_in ; end always@(posedge clk or negedge rst_n) if(!rst_n) begin data2_out <= 'b0 ; end else if(vld_in) begin data2_out <= data_in ; end else begin data2_out <= 'b0 ; end

always@(posedge clk or negedge rst_n) if(!rst_n) begin data3_out <= 'b0 ; end else if(vld_in) begin data3_out <= data_in ; end else begin data3_out <= data3_out ; end endmodule

4.2.网表文件--产生了clk-gating



module try_top ( clk, rst_n, vld_in, data_in, vld_out, data3_out, data1_out, data2_out ); input [6:0] data_in; output [6:0] data3_out; output [6:0] data1_out; output [6:0] data2_out; input clk, rst_n, vld_in; output vld_out; wire clk_gclk_0, n3, n5, n7, n9, n11, n13, n15, n31;
SNPS_CLOCK_GATE_HIGH_try_top inferred_cg_0 ( .CLK(clk), .EN(vld_in), .ENCLK( clk_gclk_0), .TE(1'b0) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_0_ ( .D(data_in[0]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[0]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_0_ ( .D(n3), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[0]) ); SDFFRPQL_*CELL_TYPE* vld_out_reg ( .D(vld_in), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(vld_out) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_6_ ( .D(data_in[6]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[6]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_5_ ( .D(data_in[5]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[5]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_4_ ( .D(data_in[4]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[4]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_3_ ( .D(data_in[3]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[3]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_2_ ( .D(data_in[2]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[2]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_1_ ( .D(data_in[1]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[1]) ); SDFFRPQL_*CELL_TYPE* data1_out_reg_0_ ( .D(data_in[0]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data1_out[0]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_6_ ( .D(data_in[6]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[6]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_5_ ( .D(data_in[5]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[5]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_4_ ( .D(data_in[4]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[4]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_3_ ( .D(data_in[3]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[3]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_2_ ( .D(data_in[2]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[2]) ); SDFFRPQL_*CELL_TYPE* data3_out_reg_1_ ( .D(data_in[1]), .SI(1'b0), .SE( 1'b0), .CK(clk_gclk_0), .R(n31), .Q(data3_out[1]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_6_ ( .D(n15), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[6]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_5_ ( .D(n13), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[5]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_4_ ( .D(n11), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[4]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_3_ ( .D(n9), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[3]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_2_ ( .D(n7), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[2]) ); SDFFRPQL_*CELL_TYPE* data2_out_reg_1_ ( .D(n5), .SI(1'b0), .SE(1'b0), .CK(clk), .R(n31), .Q(data2_out[1]) ); INVP_*CELL_TYPE* U13 ( .A(rst_n), .Y(n31) ); AND2_*CELL_TYPE* U14 ( .A(vld_in), .B(data_in[6]), .Y(n15) ); AND2_*CELL_TYPE* U15 ( .A(vld_in), .B(data_in[5]), .Y(n13) ); AND2_*CELL_TYPE* U16 ( .A(vld_in), .B(data_in[4]), .Y(n11) ); AND2_*CELL_TYPE* U17 ( .A(vld_in), .B(data_in[3]), .Y(n9) ); AND2_*CELL_TYPE* U18 ( .A(vld_in), .B(data_in[2]), .Y(n7) ); AND2_*CELL_TYPE* U19 ( .A(vld_in), .B(data_in[1]), .Y(n5) ); AND2_*CELL_TYPE* U20 ( .A(vld_in), .B(data_in[0]), .Y(n3) );endmodule

module SNPS_CLOCK_GATE_HIGH_try_top ( CLK, EN, ENCLK, TE ); input CLK, EN, TE; output ENCLK;
PREICG_*CELL_TYPE* latch ( .CK(CLK), .E(EN), .SE(TE), .ECK(ENCLK) );endmodule

5、ICG模块说明

clock gating 模块电路结构         

  ICG(integrated latch clock gate)就是一个gating时钟的模块,通过使能信号能够关闭时钟。常用场景:低功耗状态下,关闭部分时钟源;无毛刺时钟动态切换等。
    如图所示为一款ICG电路结构图,输入时钟为CK,输出时钟为ECK,E为使能信号,E为0表示关闭时钟,ECK输出为0。
结合波形图和电路结构图,可以看到:
    当CK为0时,ECK 恒定为0, q值为E:如果E为1,则q为1,如果E为0,则q为0。
    当CK为1时,ECK 恒定为q(n),即对应的上一次CK为0时,锁存的E值。
因此最终的效果就是,只要E配置成了0,那么ECK会在CK的下降沿跳变成0,随后只要E保持为0,那么ECK一直为0。
当E从0跳变成1时,ECK会在CK的下一个上升沿跳变成1.
NOTE: 建议先将E输入信号同步到CK时钟域,这样E的跳变会发生在CK上升沿附近,因此在CK处于低电平时,E已稳定,有足够的时间驱动q值,使q达到标准电压阈值,而不是介于0/1之间的电压,从而保证了ECK的驱动能力。

报名提醒

芯片行业找工作请关注创芯英才网

芯片行业精品课程请关注创芯大讲堂

EETOP EETOP半导体社区-国内知名的半导体行业媒体、半导体论坛、IC论坛、集成电路论坛、电子工程师博客、工程师BBS。
评论
  • 高速先生成员--黄刚这不马上就要过年了嘛,高速先生就不打算给大家上难度了,整一篇简单但很实用的文章给大伙瞧瞧好了。相信这个标题一出来,尤其对于PCB设计工程师来说,心就立马凉了半截。他们辛辛苦苦进行PCB的过孔设计,高速先生居然说设计多大的过孔他们不关心!另外估计这时候就跳出很多“挑刺”的粉丝了哈,因为翻看很多以往的文章,高速先生都表达了过孔孔径对高速性能的影响是很大的哦!咋滴,今天居然说孔径不关心了?别,别急哈,听高速先生在这篇文章中娓娓道来。首先还是要对各位设计工程师的设计表示肯定,毕竟像我
    一博科技 2025-01-21 16:17 170浏览
  • 嘿,咱来聊聊RISC-V MCU技术哈。 这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-V这个啊,2010年的时候,是加州大学伯克利分校的研究团队弄出来的,目的就是想搞个新的、开放的指令集架构,能跟上现代计算的需要。到了2015年,专门成立了个RISC-V基金会,让这个架构更标准,也更好地推广开了。这几年啊,这个RISC-V的生态系统发展得可快了,好多公司和机构都加入了RISC-V International,还推出了不少RISC-V
    丙丁先生 2025-01-21 12:10 815浏览
  • 书接上回:【2022年终总结】阳光总在风雨后,启航2023-面包板社区  https://mbb.eet-china.com/blog/468701-438244.html 总结2019,松山湖有个欧洲小镇-面包板社区  https://mbb.eet-china.com/blog/468701-413397.html        2025年该是总结下2024年的喜怒哀乐,有个好的开始,才能更好的面对2025年即将
    liweicheng 2025-01-24 23:18 40浏览
  • 数字隔离芯片是一种实现电气隔离功能的集成电路,在工业自动化、汽车电子、光伏储能与电力通信等领域的电气系统中发挥着至关重要的作用。其不仅可令高、低压系统之间相互独立,提高低压系统的抗干扰能力,同时还可确保高、低压系统之间的安全交互,使系统稳定工作,并避免操作者遭受来自高压系统的电击伤害。典型数字隔离芯片的简化原理图值得一提的是,数字隔离芯片历经多年发展,其应用范围已十分广泛,凡涉及到在高、低压系统之间进行信号传输的场景中基本都需要应用到此种芯片。那么,电气工程师在进行电路设计时到底该如何评估选择一
    华普微HOPERF 2025-01-20 16:50 137浏览
  • 临近春节,各方社交及应酬也变得多起来了,甚至一月份就排满了各式约见。有的是关系好的专业朋友的周末“恳谈会”,基本是关于2025年经济预判的话题,以及如何稳定工作等话题;但更多的预约是来自几个客户老板及副总裁们的见面,他们为今年的经济预判与企业发展焦虑而来。在聊天过程中,我发现今年的聊天有个很有意思的“点”,挺多人尤其关心我到底是怎么成长成现在的多领域风格的,还能掌握一些经济趋势的分析能力,到底学过哪些专业、在企业管过哪些具体事情?单单就这个一个月内,我就重复了数次“为什么”,再辅以我上次写的:《
    牛言喵语 2025-01-22 17:10 209浏览
  • 飞凌嵌入式基于瑞芯微RK3562系列处理器打造的FET3562J-C全国产核心板,是一款专为工业自动化及消费类电子设备设计的产品,凭借其强大的功能和灵活性,自上市以来得到了各行业客户的广泛关注。本文将详细介绍如何启动并测试RK3562J处理器的MCU,通过实际操作步骤,帮助各位工程师朋友更好地了解这款芯片。1、RK3562J处理器概述RK3562J处理器采用了4*Cortex-A53@1.8GHz+Cortex-M0@200MHz架构。其中,4个Cortex-A53核心作为主要核心,负责处理复杂
    飞凌嵌入式 2025-01-24 11:21 99浏览
  •  万万没想到!科幻电影中的人形机器人,正在一步步走进我们人类的日常生活中来了。1月17日,乐聚将第100台全尺寸人形机器人交付北汽越野车,再次吹响了人形机器人疯狂进厂打工的号角。无独有尔,银河通用机器人作为一家成立不到两年时间的创业公司,在短短一年多时间内推出革命性的第一代产品Galbot G1,这是一款轮式、双臂、身体可折叠的人形机器人,得到了美团战投、经纬创投、IDG资本等众多投资方的认可。作为一家成立仅仅只有两年多时间的企业,智元机器人也把机器人从梦想带进了现实。2024年8月1
    刘旷 2025-01-21 11:15 737浏览
  • 2024年是很平淡的一年,能保住饭碗就是万幸了,公司业绩不好,跳槽又不敢跳,还有一个原因就是老板对我们这些员工还是很好的,碍于人情也不能在公司困难时去雪上加霜。在工作其间遇到的大问题没有,小问题还是有不少,这里就举一两个来说一下。第一个就是,先看下下面的这个封装,你能猜出它的引脚间距是多少吗?这种排线座比较常规的是0.6mm间距(即排线是0.3mm间距)的,而这个规格也是我们用得最多的,所以我们按惯性思维来看的话,就会认为这个座子就是0.6mm间距的,这样往往就不会去细看规格书了,所以这次的运气
    wuliangu 2025-01-21 00:15 393浏览
  • 故障现象 一辆2007款日产天籁车,搭载VQ23发动机(气缸编号如图1所示,点火顺序为1-2-3-4-5-6),累计行驶里程约为21万km。车主反映,该车起步加速时偶尔抖动,且行驶中加速无力。 图1 VQ23发动机的气缸编号 故障诊断接车后试车,发动机怠速运转平稳,但只要换挡起步,稍微踩下一点加速踏板,就能感觉到车身明显抖动。用故障检测仪检测,发动机控制模块(ECM)无故障代码存储,且无失火数据流。用虹科Pico汽车示波器测量气缸1点火信号(COP点火信号)和曲轴位置传感器信
    虹科Pico汽车示波器 2025-01-23 10:46 97浏览
  •     IPC-2581是基于ODB++标准、结合PCB行业特点而指定的PCB加工文件规范。    IPC-2581旨在替代CAM350格式,成为PCB加工行业的新的工业规范。    有一些免费软件,可以查看(不可修改)IPC-2581数据文件。这些软件典型用途是工艺校核。    1. Vu2581        出品:Downstream     
    电子知识打边炉 2025-01-22 11:12 158浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦