RISC-V 架构在芯片设计领域崭露头角,但也面临着一些风险和挑战。首先,由于 RISC-V 是相对较新的架构,其生态系统和软件工具的支持相对较少,此外 RISC-V 架构的可扩展性和性能也是关键问题。如何实现高性能、低功耗和高效能的芯片设计是一个复杂的任务,需要仔细的架构优化和系统级设计。
本期,我们将重点聊一聊RISC-V 的嵌入式追踪技术。
本期会议内容重点
本期研讨会将重点介绍 RISC-V 指令跟踪的技术。这是一种用于分析和调试处理器行为的技术,可以提供精确的指令执行信息,包括指令序列、跳转和分支情况等。会议中,还将详细分享西门子 Tessent 提供的 RISC-V 指令跟踪解决方案,它能帮助开发人员深入了解指令的执行情况、性能瓶颈和潜在错误,有助于解决 RISC-V 面临的挑战,提高系统的可靠性和效率。
直播期间,除了满满的技术干货之外,还为大家准备了精美的互动礼品。名额有限,欢迎立即预约本场直播!
立即扫码报名
7月6日 14:00 - 15:00
讲师介绍
孟凡金
Tessent 产品中国区总监,西门子 EDA
拥有18年的集成电路从业经验,是汽车电子芯片测试专家,大型 AI 芯片测试和系统监测专家。在西门子 EDA 有着11年的 EDA 技术和市场销售经验。
直播礼品