9 Linux设备树的原理与应用实例(一)—— 什么是设备树

小梅哥 2019-04-15 22:19



说明:本文内容节选自小梅哥编写的《SoC FPGA嵌入式设计和开发教程》一书第9章9.1和9.2节内容。




在“Step by StepHPS添加UART外设”章节,我们讲解了如何使用SoC EDS软件为创建好的包含HPSQsys系统添加UART外设并生成相应的设备树(dts)文件。在“基于Linux应用程序的HPS配置FPGA”章节,我们也提到了使用开发软件安装包提供的不含FPGA逻辑部分的设备树文件来配合启动Linux系统。那么什么是设备树?如何得到适配硬件系统的设备树?linux系统又是如何使用设备树信息来加载各种设备驱动的呢?本节将针对上述问题,以一个具体的实例,讲解设备树的运用。


9.1 什么是设备树

在讲到设备树之前,先看一个具体的应用场景。对于一个ARM处理器,一般其片上都会集成了有较多的外设接口,包括I2CSPIUART等。而I2CSPI都属于总线属性,在这些总线上又会连接其它的外部器件。例如在I2C总线上,又会连接EEPROMI2C接口的各种传感器、LCD显示屏、RTC等。那么Linux系统如何能够知道I2C总线上连接了哪些设备?又如何知道这些设备的具体信息呢?

在早期的Linux系统中,使用的是硬件描述文件的形式来实现该功能的。每一个具体的硬件平台都会在Linux系统源码包的arch/arm/mach-xxx/目录下存在一个硬件信息描述的源码包,在该源码包中定义了GPIO的使用、外设、i2c总线等系统信息。如果对某个硬件平台进行了修改,例如将EEPROM的容量从16Kb更换为了64Kb,或者在I2C总线上新增了一个从机,则需要修改对应的硬件描述文件,然后重新编译内核。

arch/arm/下定义了很多mach-xxx的文件夹,一般是按照厂商或者平台命名,例如高通平台的为mach-msmmarvell的为mach-mmpmach-pxa

随着新的硬件平台不断产生,为了支持这些硬件平台,Linux系统中会增加越来越多的板级描述文件,从而导致系统中的冗杂文件越来越多。

为了解决这个问题,Linux内核从3.x开始引入设备树的概念,用于实现驱动代码与设备信息相分离。在设备树出现以前,所有关于设备的具体信息都要写在驱动里,一旦外围设备变化,驱动代码就要重写。引入了设备树之后,驱动代码只负责处理驱动的逻辑,而关于设备的具体信息存放到设备树文件中,这样,如果只是硬件接口信息的变化而没有驱动逻辑的变化,驱动开发者只需要修改设备树文件信息,不需要改写驱动代码。

比如在ARM Linux内,一个.dts(device tree source)文件对应一个ARMmachine,一般放置在内核的"arch/arm/boot/dts/"目录内,比如友晶的DE0-nano-SoC开发板就是"arch/arm/boot/dts/socfpga_cyclone5_de0_sockit.dts"。这个文件可以通过$make dtbs命令编译成二进制的.dtb文件供内核驱动使用。

基于同样的软件分层设计的思想,由于一个SoC可能对应多个machine,如果每个machine的设备树都写成一个完全独立的.dts文件,那么势必相当一些.dts文件有重复的部分,为了解决这个问题,Linux设备树目录把一个SoC公用的部分或者多个machine共同的部分提炼为相应的.dtsi文件。这样每个.dts就只有自己差异的部分,公有的部分只需要"include"相应的.dtsi文件, 这样就使整个设备树的管理更加有序。例如,对于IntelSoC FPGA器件,其包括Cyclone VArria VArria 10三个系列,这三个系列中,有很多内容是相同的,可以作为公共部分,因此在linux源码中,使用了socfpga.dtsi文件来描述所有socfpga器件通用的部分,然后针对Cyclone VArria VArria 10这三个系列,又分别使用了socfpga_cyclone5.dtsisocfpga_arria5.dtsisocfpga_arria10.dtsi三个文件来描述各个系列的硬件中公共的部分。当具体到某个特定的硬件板卡,如DE0-nano-SoC开发,其设备树文件socfpga_cyclone5_de0_sockit.dts正文的第一行就是使用了#include"socfpga_cyclone5.dtsi"来包含cyclone5器件的通用部分,而在socfpga_cyclone5.dtsi文件中,正文的第一行又是使用了#include "socfpga.dtsi"来包含所有socfpga器件的通用部分。通过这种方式,简化了设备树的构成。


9.2 设备树基本格式

设备树用树状结构描述设备信息,它有以下几种特性

  1. 每个设备树文件都有一个根节点,每个设备都是一个节点。

  2. 节点间可以嵌套,形成父子关系,这样就可以方便的描述设备间的关系。

  3. 每个设备的属性都用一组key-value(键值对)来描述。

  4. 每个属性的描述用“;”结束

为了方便分析,这里以“Step by StepHPS添加UART外设”章节中生成的soc_system.dts文件的内容为例,介绍设备树文件的基本格式。

soc_system.dts文件中开头部分内容如下所示:

0008      / {

0009             model = "Altera SOCFPGA  Cyclone V";   

0010             compatible =  "altr,socfpga-cyclone5", "altr,socfpga";

0011             #address-cells = <1>;

0012             #size-cells = <1>;

0013             height  = <2>;      /* appended from  boardinfo */

0014             width = <16>;     /* appended from boardinfo */

0015             brightness = <8>;       /* appended from boardinfo */

0016             pagesize = <32>; /* appended from boardinfo */

0017

0018             aliases {

0019                    ethernet0 = "/sopc@0/ethernet@0xff702000";

0020             }; //end aliases

0021

0022             cpus {

0023                    #address-cells =  <1>;

0024                    #size-cells = <0>;

0025                    enable-method =  "altr,socfpga-smp";    

0026

0027                    hps_0_arm_a9_0: cpu@0x0 {

0028                           device_type =  "cpu";

0029                           compatible =  "arm,cortex-a9-17.1", "arm,cortex-a9";

0030                           reg =  <0x00000000>;

0031                           next-level-cache =  <&hps_0_L2>;

0032                    }; //end cpu@0x0  (hps_0_arm_a9_0)

0033

0034                    hps_0_arm_a9_1: cpu@0x1 {

0035                           device_type =  "cpu";

0036                           compatible =  "arm,cortex-a9-17.1", "arm,cortex-a9";

0037                           reg =  <0x00000001>;

0038                           next-level-cache =  <&hps_0_L2>;

0039                    }; //end cpu@0x1  (hps_0_arm_a9_1)

0040             }; //end cpus

0041

0042             memory {

0043                    device_type =  "memory";

0044                    reg = <0xffff0000  0x00010000>,

0045                           <0x00000000  0x80000000>;

0046             }; //end memory

8行,一个“/”表示一个硬件平台,该硬件平台有以下属性

  • model:产品型号,为AlteraSOCFPGA Cyclone V

  • compatible:兼容属性,用来描述产品与Linux系统中支持的哪个平台兼容。

  • heightwidthbrightness:这些属性用于描述板上某专用硬件的一些物理信息,例如这里的height2width16,实际上是描述了Inte原厂开发板上提供的LCD显示屏的显示高度和宽度,AC501-SoC开发板上并未设置该LCD显示屏,但是该部分硬件我们依旧保留在了hps_common_board_info.xml文件中,方便读者参考学习。

18~20行,描述了一个基本的以太网节点信息, ethernet@0xff702000表示该以太网位于绝对地址为0xff702000的位置,而根据Cyclone V 器件手册,0xff702000这个地址正是EMAC1的绝对地址。

22~40行,cpus节点,描述了该开发板上的CPU节点信息。在SoC FPGA器件中,包含了两个Cortex-A9CPU,因此在cpus节点中又包含了两个子节点,分别名为hps_0_arm_a9_0hps_0_arm_a9_1

再如第88~195行:

0088             sopc0: sopc@0 {

0089                    device_type =  "soc";

0090                    ranges;

0091                    #address-cells =  <1>;

0092                    #size-cells = <1>;

0093                    compatible =  "ALTR,avalon", "simple-bus";

0094                    bus-frequency = <0>;

0095

0096                    hps_0_bridges:  bridge@0xc0000000 {

0097                           compatible =  "altr,bridge-17.1", "simple-bus";

0098                           reg =  <0xc0000000 0x20000000>,

0099                                  <0xff200000  0x00200000>;

0100                           reg-names =  "axi_h2f", "axi_h2f_lw";

0101                           clocks =  <&clk_0 &clk_0>;

0102                           clock-names =  "h2f_axi_clock", "h2f_lw_axi_clock";

0103                           #address-cells =  <2>;

0104                           #size-cells =  <1>;

0105                           ranges =  <0x00000001 0x00000000 0xff200000 0x00000008>,

0106                                  <0x00000001  0x00000100 0xff200100 0x00000080>,

0107                                  <0x00000001  0x00010000 0xff210000 0x00000008>,

0108                                  <0x00000001  0x00010040 0xff210040 0x00000020>,

0109                                  <0x00000001  0x000100c0 0xff2100c0 0x00000010>,

0110                                  <0x00000001  0x00000060 0xff200060 0x00000020>,

0111                                   <0x00000001  0x00000020 0xff200020 0x00000020>,

0112                                  <0x00000001  0x00000040 0xff200040 0x00000020>;

0113

0114                           i2c_0:  unknown@0x100000000 {

0115                                  compatible =  "unknown,unknown-1.0";

0116                                  reg =  <0x00000001 0x00000000 0x00000008>;

0117                                  interrupt-parent  = <&hps_0_arm_gic_0>;

0118                                  interrupts =  <0 41 4>;

0119                                  clocks =  <&clk_0>;

0120                           }; //end  unknown@0x100000000 (i2c_0)

0121

0122                           alt_vip_vfr_tft:  vip@0x100000100 {

0123                                  compatible =  "ALTR,vip-frame-reader-14.0",  "ALTR,vip-frame-reader-9.1";

0124                                  reg  = <0x00000001 0x00000100 0x00000080>;

0125                                  clocks =  <&clk_0>;

0126                                  max-width =  <800>;  /

0127                                  max-height =  <480>;

0128                                  bits-per-color  = <8>;  /*

0129                                  colors-per-beat  = <4>;       /*

0130                                  beats-per-pixel  = <1>;        

0131                                  mem-word-width  = <128>;    

0132                           }; //end  vip@0x100000100 (alt_vip_vfr_tft)

0133

0134                           sysid_qsys:  sysid@0x100010000 {

0135                                  compatible =  "altr,sysid-17.1", "altr,sysid-1.0";

0136                                  reg =  <0x00000001 0x00010000 0x00000008>;

0137                                  clocks =  <&clk_0>;

0138                                  id  = <2899645186>; 

0139                                  timestamp =  <1532912636>;   /*

0140                           }; //end  sysid@0x100010000 (sysid_qsys)

0141

0142                           led_pio:  gpio@0x100010040 {

0143                                  compatible =  "altr,pio-17.1", "altr,pio-1.0";

0144                                  reg =  <0x00000001 0x00010040 0x00000020>;

0145                                  clocks =  <&clk_0>;

0146                                  altr,gpio-bank-width  = <2>;     /*

0147                                  resetvalue =  <0>; /*

0148                                  #gpio-cells  = <2>;

0149                                  gpio-controller;

0150                           }; //end  gpio@0x100010040 (led_pio)

0151

0152                           button_pio:  gpio@0x1000100c0 {

0153                                  compatible =  "altr,pio-17.1", "altr,pio-1.0";

0154                                  reg =  <0x00000001 0x000100c0 0x00000010>;

0155                                  interrupt-parent  = <&hps_0_arm_gic_0>;

0156                                  interrupts =  <0 43 1>;

0157                                  clocks =  <&clk_0>;

0158                                  altr,gpio-bank-width  = <2>;     /*

0159                                  altr,interrupt-type  = <2>;  /*

0160                                  altr,interrupt_type  = <2>;  /*

0161                                  edge_type =  <1>;       /*

0162                                  level_trigger  = <0>;   /*

0163                                  resetvalue =  <0>; /*

0164                                  #gpio-cells  = <2>;

0165                                  gpio-controller;

0166                           }; //end  gpio@0x1000100c0 (button_pio)

0167

0168                           uart_0:  serial@0x100000060 {

0169                                  compatible =  "altr,uart-17.1", "altr,uart-1.0";

0170                                  reg =  <0x00000001 0x00000060 0x00000020>;

0171                                  interrupt-parent  = <&hps_0_arm_gic_0>;

0172                                  interrupts =  <0 44 4>;

0173                                  clocks =  <&clk_0>;

0174                                  clock-frequency  = <50000000>;     /*

0175                                  current-speed  = <115200>;      /*

0176                           }; //end  serial@0x100000060 (uart_0)

0177

0178                           uart_1:  serial@0x100000020 {

0179                                  compatible =  "altr,uart-17.1", "altr,uart-1.0";

0180                                  reg = <0x00000001  0x00000020 0x00000020>;

0181                                  interrupt-parent  = <&hps_0_arm_gic_0>;

0182                                  interrupts =  <0 42 4>;

0183                                  clocks =  <&clk_0>;

0184                                  clock-frequency  = <50000000>;     /*

0185                                  current-speed  = <115200>;      /*

0186                           }; //end  serial@0x100000020 (uart_1)

0187

0188                           spi_0:  spi@0x100000040 {

0189                                  compatible =  "altr,spi-17.1", "altr,spi-1.0";

0190                                  reg =  <0x00000001 0x00000040 0x00000020>;

0191                                  interrupt-parent  = <&hps_0_arm_gic_0>;

0192                                  interrupts =  <0 40 4>;

0193                                  clocks = <&clk_0>;

0194                           }; //end  spi@0x100000040 (spi_0)

0195                    }; //end bridge@0xc0000000  (hps_0_bridges)

该部分首先是在第88行描述了一个名为sopc的节点,而在该节点下,又包含了一个名为hps_0_bridges的子节点,该节点表示了"axi_h2f" "axi_h2f_lw"两个HPSFPGA的通信桥。在该通信桥节点上,又描述了I2C控制器(i2c_0)、FrameReader控制器(alt_vip_vfr_tft)、设备IDsysid_qsys)、基于PIOLED控制器(led_pio)、基于PIO的按键控制器(button_pio)、串口控制器(uart_0uart_1)、spi控制器(spi_0)。这些节点所代表的设备正是我们在Platform Designer中添加的FPGA侧的IP。因此,如果我们在FPGA侧增加、删除、修改了某些IP,然后使用SoC EDS软件重新生成dts文件,这些变化也都会体现在hps_0_bridges节点下。例如我们修改添加的uart_1控制器的默认波特率为9600bps,然后重新生成dts文件,则可以看到dts文件中uart_1节点下的current-speed属性值会从115200变为9600。用户也可以对比AC501_SoC_GHRD工程生成的dts文件,是没有uart_1这个节点的,只有在经过了“Step by StepHPS添加UART外设”实验后得到的新工程生成的dts文件,才有uart_1节点。


了解了什么是设备树,那么,设备树又是怎么指导linux内核加载指定驱动的呢,或者说,Linux的驱动程序是怎么样确定系统中有这个硬件,以及该硬件的具体参数,并完成驱动的加载和设置的呢?具体内容,可以关注小梅哥“9 Linux设备树的原理与应用实例”系列文章的下一篇文章“Linux设备树应用实例”。



新书预告


        由小梅哥编写,Intel FPGA大学计划经理推荐,骏龙科技大力支持的基于Intel SoC FPGA 器件的设计和开发教程已经上线预售,京东天猫均已上架,欢迎小伙伴围观。








小梅哥 更新芯航线团队出品的各种资料
评论
  • 本文介绍瑞芯微开发板/主板Android配置APK默认开启性能模式方法,开启性能模式后,APK的CPU使用优先级会有所提高。触觉智能RK3562开发板演示,搭载4核A53处理器,主频高达2.0GHz;内置独立1Tops算力NPU,可应用于物联网网关、平板电脑、智能家居、教育电子、工业显示与控制等行业。源码修改修改源码根目录下文件device/rockchip/rk3562/package_performance.xml并添加以下内容,注意"+"号为添加内容,"com.tencent.mm"为AP
    Industio_触觉智能 2025-01-17 14:09 164浏览
  • 高速先生成员--黄刚这不马上就要过年了嘛,高速先生就不打算给大家上难度了,整一篇简单但很实用的文章给大伙瞧瞧好了。相信这个标题一出来,尤其对于PCB设计工程师来说,心就立马凉了半截。他们辛辛苦苦进行PCB的过孔设计,高速先生居然说设计多大的过孔他们不关心!另外估计这时候就跳出很多“挑刺”的粉丝了哈,因为翻看很多以往的文章,高速先生都表达了过孔孔径对高速性能的影响是很大的哦!咋滴,今天居然说孔径不关心了?别,别急哈,听高速先生在这篇文章中娓娓道来。首先还是要对各位设计工程师的设计表示肯定,毕竟像我
    一博科技 2025-01-21 16:17 100浏览
  •  光伏及击穿,都可视之为 复合的逆过程,但是,复合、光伏与击穿,不单是进程的方向相反,偏置状态也不一样,复合的工况,是正偏,光伏是零偏,击穿与漂移则是反偏,光伏的能源是外来的,而击穿消耗的是结区自身和电源的能量,漂移的载流子是 客席载流子,须借外延层才能引入,客席载流子 不受反偏PN结的空乏区阻碍,能漂不能漂,只取决于反偏PN结是否处于外延层的「射程」范围,而穿通的成因,则是因耗尽层的过度扩张,致使跟 端子、外延层或其他空乏区 碰触,当耗尽层融通,耐压 (反向阻断能力) 即告彻底丧失,
    MrCU204 2025-01-17 11:30 182浏览
  • 现在为止,我们已经完成了Purple Pi OH主板的串口调试和部分配件的连接,接下来,让我们趁热打铁,完成剩余配件的连接!注:配件连接前请断开主板所有供电,避免敏感电路损坏!1.1 耳机接口主板有一路OTMP 标准四节耳机座J6,具备进行音频输出及录音功能,接入耳机后声音将优先从耳机输出,如下图所示:1.21.2 相机接口MIPI CSI 接口如上图所示,支持OV5648 和OV8858 摄像头模组。接入摄像头模组后,使用系统相机软件打开相机拍照和录像,如下图所示:1.3 以太网接口主板有一路
    Industio_触觉智能 2025-01-20 11:04 150浏览
  • 2024年是很平淡的一年,能保住饭碗就是万幸了,公司业绩不好,跳槽又不敢跳,还有一个原因就是老板对我们这些员工还是很好的,碍于人情也不能在公司困难时去雪上加霜。在工作其间遇到的大问题没有,小问题还是有不少,这里就举一两个来说一下。第一个就是,先看下下面的这个封装,你能猜出它的引脚间距是多少吗?这种排线座比较常规的是0.6mm间距(即排线是0.3mm间距)的,而这个规格也是我们用得最多的,所以我们按惯性思维来看的话,就会认为这个座子就是0.6mm间距的,这样往往就不会去细看规格书了,所以这次的运气
    wuliangu 2025-01-21 00:15 183浏览
  • Ubuntu20.04默认情况下为root账号自动登录,本文介绍如何取消root账号自动登录,改为通过输入账号密码登录,使用触觉智能EVB3568鸿蒙开发板演示,搭载瑞芯微RK3568,四核A55处理器,主频2.0Ghz,1T算力NPU;支持OpenHarmony5.0及Linux、Android等操作系统,接口丰富,开发评估快人一步!添加新账号1、使用adduser命令来添加新用户,用户名以industio为例,系统会提示设置密码以及其他信息,您可以根据需要填写或跳过,命令如下:root@id
    Industio_触觉智能 2025-01-17 14:14 121浏览
  •  万万没想到!科幻电影中的人形机器人,正在一步步走进我们人类的日常生活中来了。1月17日,乐聚将第100台全尺寸人形机器人交付北汽越野车,再次吹响了人形机器人疯狂进厂打工的号角。无独有尔,银河通用机器人作为一家成立不到两年时间的创业公司,在短短一年多时间内推出革命性的第一代产品Galbot G1,这是一款轮式、双臂、身体可折叠的人形机器人,得到了美团战投、经纬创投、IDG资本等众多投资方的认可。作为一家成立仅仅只有两年多时间的企业,智元机器人也把机器人从梦想带进了现实。2024年8月1
    刘旷 2025-01-21 11:15 390浏览
  • 嘿,咱来聊聊RISC-V MCU技术哈。 这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-V这个啊,2010年的时候,是加州大学伯克利分校的研究团队弄出来的,目的就是想搞个新的、开放的指令集架构,能跟上现代计算的需要。到了2015年,专门成立了个RISC-V基金会,让这个架构更标准,也更好地推广开了。这几年啊,这个RISC-V的生态系统发展得可快了,好多公司和机构都加入了RISC-V International,还推出了不少RISC-V
    丙丁先生 2025-01-21 12:10 112浏览
  • 临近春节,各方社交及应酬也变得多起来了,甚至一月份就排满了各式约见。有的是关系好的专业朋友的周末“恳谈会”,基本是关于2025年经济预判的话题,以及如何稳定工作等话题;但更多的预约是来自几个客户老板及副总裁们的见面,他们为今年的经济预判与企业发展焦虑而来。在聊天过程中,我发现今年的聊天有个很有意思的“点”,挺多人尤其关心我到底是怎么成长成现在的多领域风格的,还能掌握一些经济趋势的分析能力,到底学过哪些专业、在企业管过哪些具体事情?单单就这个一个月内,我就重复了数次“为什么”,再辅以我上次写的:《
    牛言喵语 2025-01-22 17:10 41浏览
  • 数字隔离芯片是一种实现电气隔离功能的集成电路,在工业自动化、汽车电子、光伏储能与电力通信等领域的电气系统中发挥着至关重要的作用。其不仅可令高、低压系统之间相互独立,提高低压系统的抗干扰能力,同时还可确保高、低压系统之间的安全交互,使系统稳定工作,并避免操作者遭受来自高压系统的电击伤害。典型数字隔离芯片的简化原理图值得一提的是,数字隔离芯片历经多年发展,其应用范围已十分广泛,凡涉及到在高、低压系统之间进行信号传输的场景中基本都需要应用到此种芯片。那么,电气工程师在进行电路设计时到底该如何评估选择一
    华普微HOPERF 2025-01-20 16:50 73浏览
  •     IPC-2581是基于ODB++标准、结合PCB行业特点而指定的PCB加工文件规范。    IPC-2581旨在替代CAM350格式,成为PCB加工行业的新的工业规范。    有一些免费软件,可以查看(不可修改)IPC-2581数据文件。这些软件典型用途是工艺校核。    1. Vu2581        出品:Downstream     
    电子知识打边炉 2025-01-22 11:12 49浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦