FPGA项目开发精选(二):204B实战应用-LMK04821代码详解

原创 FPGA技术江湖 2023-01-04 09:29

大侠好,欢迎来到FPGA技术江湖,江湖偌大,相见即是缘分。大侠可以关注FPGA技术江湖,在“闯荡江湖”、"行侠仗义"栏里获取其他感兴趣的资源,或者一起煮酒言欢。“煮酒言欢”进入IC技术圈,这里有近50个IC技术公众号。



大侠好,阿Q来也,今天是第二次和各位见面,请各位大侠多多关照。今天给各位大侠带来一篇项目开发经验分享“基于JESD204B的LMK04821芯片项目开发”第二篇,这是本人实打实的项目开发经验,希望可以给有需要的大侠提供一些参考学习作用。

以后机会多多,慢慢分享一些项目开发以及学习方面的内容,欢迎各位大侠一起切磋交流。也欢迎进群交流,文章末尾有进群方式。话不多说,上货。



204B实战应用-LMK04821代码详解(二)



一、 SPI协议


通过阅读LMK04821数据手册,我们可以从中知道,可以通过SPI协议对LMK04821进行寄存器的配置工作,进而实现我们设计所需要的功能。


SPI协议部分,咱们可以用3线,或者4线,在本次设计中,使用3线。关于SPI的时序部分,这儿就不再赘述,手册里面都有详细的描述。

 

图1





二、 SPI寄存器配置模块设计




图2


如图2所示,就是配置LMK04821存器的单元,信号定义如下:


1、cfg_clk:系统时钟;


2、cfg_rst:系统复位;


3、通过VIO控制的信号,这组信号存在的目的在于方便检测自己配置寄存器的正确性。

vio_cfg_en:配置寄存器使能信号;    

vio_cfg_wr:配置寄存器读写使能,0写1读;

vio_cfg_addr:配置的寄存器地址;   

vio_cfg_wdata:寄存器中配置的值;  

addr_118_data:预留信号,模块中没有用; 


我们在配置LMK04821寄存器时,要验证配置寄存器操作是否正确,就要有写有读,在对应的寄存器内写入对应的数值,然后进行读操作,观察正确性。本次设计是在vivado环境下进行设计,通过添加VIO的IP核,来控制读写操作。同时,添加ILA配合VIO来进行读写数据操作的观测。别的开发环境下思路一样。


该组信号仅在回读寄存器时使用,目的是为了验证寄存器读写正确性。


图3


4、lmk_rst:LMK04821复位信号,用于复位LMK04821,直接和LMK04821芯片相连;


5、3线制SPI信号:

lmk_spi_csn:片选;

lmk_spi_sdio:数据; 

lmk_spi_clk:时钟;  


6、可编程管教:主要和LMK04821内部的PLL相关,本次设计中默认为0;

lmk_clk_sel0 :sel0;

lmk_clk_sel1 :sel1;




三、 SPI数据buffer定义


在本次设计中,SPI配置数据buffer,data_reg为24bit,r_w占1bit,箭头1所指包含W1、W2以及地址位占13bit,具体见SPI时序图;箭头2所指数据位8bit。

 

图4


根据图5我们可以知道,要配置LMK04821我们需要配置126个寄存器,这126个寄存器来源参见第一章实战记录。


其中,126个寄存器包含必须要配的寄存器、一些无关紧要的寄存器、以及功能实现所需要的寄存器等,有些寄存器需要配置多次。

 

图5




四、 SPI时序实现


设计中,我们需要按照顺序配置126个寄存器,也就是说SPI要执行126次。因此,在代码实现过程中,注意寄存器配置的顺序,并且保证每个寄存器都准确无误的配置完成,才能进行下一个寄存器的配置。如果在设计中,要求LMK004821实现不同的功能,当配置的寄存器个数不一致时,在v文件中更改图6所示的参数即可。

 

图6


如下:是LMK04821配置的模块,读者可以作为参考。

 

代码区(参考代码):

//###########################################################################//// Copyright (C) 2017, JSZX, Co. Ltd. All Rights Reserved.//###########################################################################////-- Project Name ://-- File Name    :  lmk04821_spi//-- Description  ://###########################################################################////---------------------------Modification History----------------------------////-- Date        By            Ver   Comment//-- 12/04/2017  hhh           1.0   Create new//===================================================================//-- End Revision//===================================================================`timescale 1ns / 1ps
module lmk04821_spi( input cfg_clk , //<=10MHz input cfg_rst , input vio_cfg_en , input vio_cfg_wr ,//0,write;1,read; input [12:0] vio_cfg_addr , input [07:0] vio_cfg_wdata , input [07:0] addr_118_data ,
input r_w , input lmk_cfgen , output lmk_rst , output lmk_spi_csn , inout tri lmk_spi_sdio , output lmk_spi_clk , output lmk_clk_sel0 , output lmk_clk_sel1 , output reg regdatareadvalid , output reg [7:0] regdataread , output reg lmk_cfgdone = 1'b0 ); //parameter defination parameter NUM_REG = 8'd126 ;//需要配置的寄存器个数 parameter CFG_DONE_DLY = 32'hF4240 ;//100ms@10Mhz; //====================================================================// //----------------------internal signals------------------------------// //====================================================================// reg [00:0] lmk_cfgen_d0 ; reg [00:0] lmk_cfgen_d1 ; reg [00:0] lmk_cfgen_d2 ; reg [00:0] vio_cfg_en_d0 ; reg [00:0] vio_cfg_en_d1 ; reg [00:0] vio_cfg_en_d2 ; reg [07:0] cnt_clk ;// 每个寄存器需要的时钟数计数器 reg [07:0] cnt_reg ;// 需要配置的寄存器计数器,最多255个! reg [23:0] data_reg ; reg [00:0] load_p ; reg [00:0] load_p_d0 ; reg [35:0] mid_data_o ; reg [35:0] mid_csn_o ; reg [00:0] spi_sdo ; reg [00:0] spi_cs_n ; wire[00:0] spi_sdi ; reg [05:0] sdo_cnt ;// //====================================================================//// //-----------------------------ila debug------------------------------//// //====================================================================//// //ila_spi// ila_spi ila_spi(// .clk ( cfg_clk ),//// .probe0 ( cnt_clk ),//8// .probe1 ( cnt_reg ),//8// .probe2 ( data_reg ),//24// .probe3 ( load_p ),//1// .probe4 ( sdo_cnt ),//6// .probe5 ( spi_cs_n ),//1// .probe6 ( spi_sdi ),//1// .probe7 ( spi_sdo ),//1// .probe8 ( lmk_cfgen_d1 ) //1// ); //====================================================================// //--------------------------main process------------------------------// //====================================================================// //lmk_clk_sel assign lmk_clk_sel0= 1'b0 ; assign lmk_clk_sel1= 1'b0 ; //spi signals; assign lmk_rst = cfg_rst ; assign lmk_spi_clk = (spi_cs_n) ? 1'b0 : ~cfg_clk ; assign lmk_spi_csn = spi_cs_n ; assign spi_sdi = lmk_spi_sdio; assign lmk_spi_sdio= (data_reg[23]==1'b1 && sdo_cnt>6'h18)? 1'bz : spi_sdo ; //lmk_cfgen_d0/lmk_cfgen_d1/lmk_cfgen_d2/load_p_d0 always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin lmk_cfgen_d0 <= 1'b0 ; lmk_cfgen_d1 <= 1'b0 ; lmk_cfgen_d2 <= 1'b0 ; load_p_d0 <= 1'b0 ; vio_cfg_en_d0 <= 1'b0 ; vio_cfg_en_d1 <= 1'b0 ; vio_cfg_en_d2 <= 1'b0 ; end else begin lmk_cfgen_d0 <= lmk_cfgen ; lmk_cfgen_d1 <= lmk_cfgen_d0 ; lmk_cfgen_d2 <= lmk_cfgen_d1 ; load_p_d0 <= load_p ; vio_cfg_en_d0 <= vio_cfg_en ; vio_cfg_en_d1 <= vio_cfg_en_d0 ; vio_cfg_en_d2 <= vio_cfg_en_d1 ; end end //load_p/cnt_reg/cnt_clk always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin cnt_reg <= 8'd0 ; cnt_clk <= 8'd36 ; load_p <= 1'b0 ; end else begin if(lmk_cfgen_d1==1'b1 && lmk_cfgen_d2==1'b0) begin cnt_clk <= 8'd0 ; cnt_reg <= 8'd0 ; load_p <= 1'b0 ; end else if((cnt_clk==8'd36)&&(cnt_reg begin cnt_clk <= 8'd0 ; cnt_reg <= cnt_reg + 8'h1 ; load_p <= 1'b1 ; end else begin load_p <= 1'b0 ; if(cnt_clk==8'd36)//cnt_reg==NUM_REG begin cnt_clk <= 8'd0 ; cnt_reg <= cnt_reg ; end else begin cnt_clk <= cnt_clk + 8'h1 ; cnt_reg <= cnt_reg ; end end end end //data_reg:VCO0,1930~2075;VCO1,2920~3080; always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin data_reg <= 24'h80_0000; end else begin case(cnt_reg)//VCO_2Ghz; // Serial Port Configuration 8'd1 : data_reg <= {r_w,23'h0000_80} ;//soft reset 8'd2 : data_reg <= {r_w,23'h0000_00} ;//
8'd3 : data_reg <= {r_w,23'h0100_04} ;//500Mhz;DCLKout0: input and output drive level;device clock out divider values 8'd4 : data_reg <= {r_w,23'h0101_55} ;//controls the digital delay high and low count values for the device clock outputs 8'd5 : data_reg <= {r_w,23'h0103_00} ;//registers control the analog delay properties for the device clocks 8'd6 : data_reg <= {r_w,23'h0104_22} ;//set the half step for the device clock, the SYSREF output MUX, the SYSREF clock digital delay,and half step 8'd7 : data_reg <= {r_w,23'h0105_00} ;//set the analog delay parameters for the SYSREF outputs 8'd8 : data_reg <= {r_w,23'h0106_70} ;//controls the power down functions for the digital delay, glitchless half step 8'd9 : data_reg <= {r_w,23'h0107_15} ;//configure the output polarity, and format:11:LVDS;15:LVPECL16; 8'd10 : data_reg <= {r_w,23'h0108_10} ;//125Mhz;DCLKout2;V7_IO_CLK2; 8'd11 : data_reg <= {r_w,23'h0109_55} ; 8'd12 : data_reg <= {r_w,23'h010B_00} ; 8'd13 : data_reg <= {r_w,23'h010C_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd14 : data_reg <= {r_w,23'h010D_00} ; 8'd15 : data_reg <= {r_w,23'h010E_70} ;//bit[3]:0,enable;bit[4]:powerdown; 8'd16 : data_reg <= {r_w,23'h010F_11} ;//11:LVDS;15:LVPECL16 8'd17 : data_reg <= {r_w,23'h0110_10} ;//125Mhz;DCLKout4; 8'd18 : data_reg <= {r_w,23'h0111_55} ; 8'd19 : data_reg <= {r_w,23'h0113_00} ; 8'd20 : data_reg <= {r_w,23'h0114_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd21 : data_reg <= {r_w,23'h0115_00} ; 8'd22 : data_reg <= {r_w,23'h0116_70} ;//bit[3]:0,enable;bit[4]:powerdown; 8'd23 : data_reg <= {r_w,23'h0117_11} ;//11:LVDS;15:LVPECL16 8'd24 : data_reg <= {r_w,23'h0118_04} ;//500Mhz;DCLKout6,FPGA;V7_IO_CLK0; 8'd25 : data_reg <= {r_w,23'h0119_55} ; 8'd26 : data_reg <= {r_w,23'h011B_00} ; 8'd27 : data_reg <= {r_w,23'h011C_22} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd28 : data_reg <= {r_w,23'h011D_00} ; 8'd29 : data_reg <= {r_w,23'h011E_70} ; 8'd30 : data_reg <= {r_w,23'h011F_11} ;//11:LVDS;15:LVPECL16 8'd31 : data_reg <= {r_w,23'h0120_10} ;//125Mhz;DCLKout8,FPGA MGT114 CLOCK; 8'd32 : data_reg <= {r_w,23'h0121_55} ; 8'd33 : data_reg <= {r_w,23'h0123_00} ; 8'd34 : data_reg <= {r_w,23'h0124_02} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd35 : data_reg <= {r_w,23'h0125_00} ; 8'd36 : data_reg <= {r_w,23'h0126_70} ; 8'd37 : data_reg <= {r_w,23'h0127_11} ;//11:LVDS;15:LVPECL16 8'd38 : data_reg <= {r_w,23'h0128_10} ;//125Mhz;DCLKout10,FPGA MGT116 CLOCK; 8'd39 : data_reg <= {r_w,23'h0129_55} ; 8'd40 : data_reg <= {r_w,23'h012B_00} ; 8'd41 : data_reg <= {r_w,23'h012C_02} ;//bit[5]:SDCLKoutY_MUX;0, Device clock output; 8'd42 : data_reg <= {r_w,23'h012D_00} ; 8'd43 : data_reg <= {r_w,23'h012E_70} ; 8'd44 : data_reg <= {r_w,23'h012F_11} ;//11:LVDS;15:LVPECL16 8'd45 : data_reg <= {r_w,23'h0130_04} ;//500Mhz;DCLKout12; 8'd46 : data_reg <= {r_w,23'h0131_55} ; 8'd47 : data_reg <= {r_w,23'h0133_00} ; 8'd48 : data_reg <= {r_w,23'h0134_22} ; 8'd49 : data_reg <= {r_w,23'h0135_00} ; 8'd50 : data_reg <= {r_w,23'h0136_70} ; 8'd51 : data_reg <= {r_w,23'h0137_15} ;//11:LVDS;15:LVPECL16
8'd52 : data_reg <= {r_w,23'h0138_00} ;//selects the clock distribution source, and OSCout parameters;VCO0; 8'd53 : data_reg <= {r_w,23'h0139_03} ;//sets the source for the SYSREF outputs 8'd54 : data_reg <= {r_w,23'h013A_00} ;//SYSREF_DIV[12:8] DIV register 1;sysref 2000M/160=12.5Mhz; 8'd55 : data_reg <= {r_w,23'h013B_A0} ;//SYSREF_DIV[7:0] DIV register 0; 8'd56 : data_reg <= {r_w,23'h013C_08} ;//set the delay of the SYSREF digital delay value[12:8] 8'd57 : data_reg <= {r_w,23'h013D_00} ;//set the delay of the SYSREF digital delay value[7:0] 8'd58 : data_reg <= {r_w,23'h013E_03} ;//sets the number of SYSREF pulses if SYSREF is not in continuous mode;
8'd59 : data_reg <= {r_w,23'h013F_04} ;//controls the feedback feature 8'd60 : data_reg <= {r_w,23'h0140_01} ;//13-OSCin PD; powerdown controls for OSCin and SYSREF functions;bit[0]:Powerdown SYSREF pulse generator; 8'd61 : data_reg <= {r_w,23'h0141_FF} ;//enables dynamic digital delay for enabled device clocks 8'd62 : data_reg <= {r_w,23'h0142_00} ;//sets the number of dynamic digital delay adjustments occur 8'd63 : data_reg <= {r_w,23'h0143_91} ;//sets general SYNC parameters such as polarization, and mode 8'd64 : data_reg <= {r_w,23'h0144_00} ;//prevent a clock output from being synchronized or interrupted by a SYNC event or when outputting SYSREF 8'd65 : data_reg <= {r_w,23'h0145_7F} ;//Always program this register to value 127 8'd66 : data_reg <= {r_w,23'h0171_AA} ;// 8'd67 : data_reg <= {r_w,23'h0172_02} ;// 8'd68 : data_reg <= {r_w,23'h0173_00} ;//bit[6]PLL2_PRE_PD; bit[5]PLL2_PD; 8'd70 : data_reg <= {r_w,23'h017C_15} ;//OPT_REG_1:21; 8'd71 : data_reg <= {r_w,23'h017D_33} ;//OPT_REG_2:51; 8'd72 : data_reg <= {r_w,23'h0182_00} ; 8'd73 : data_reg <= {r_w,23'h0183_00} ; 8'd74 : data_reg <= {r_w,23'h0184_00} ; 8'd75 : data_reg <= {r_w,23'h0185_00} ; 8'd76 : data_reg <= {r_w,23'h0188_00} ;
8'd77 : data_reg <= {r_w,23'h0146_38} ;//CLKin enable and type controls. 8'd78 : data_reg <= {r_w,23'h0147_02} ;//CLKin_SEL_MODE. pin select mode; 8'd79 : data_reg <= {r_w,23'h0148_02} ;//CLKin_SEL0 controls 8'd80 : data_reg <= {r_w,23'h0149_42} ;//CLKin_SEL1 controls and register readback SDIO pin type 8'd81 : data_reg <= {r_w,23'h014A_02} ;//contains control of the RESET pin 8'd82 : data_reg <= {r_w,23'h014B_16} ;//contains the holdover functions:start; 8'd83 : data_reg <= {r_w,23'h014C_00} ;// 8'd84 : data_reg <= {r_w,23'h014D_00} ;// 8'd85 : data_reg <= {r_w,23'h014E_C0} ;// 8'd86 : data_reg <= {r_w,23'h014F_7F} ;// 8'd87 : data_reg <= {r_w,23'h0150_03} ;// 8'd88 : data_reg <= {r_w,23'h0151_02} ;// 8'd89 : data_reg <= {r_w,23'h0152_00} ;//contains the holdover functions:end; 8'd90 : data_reg <= {r_w,23'h0153_00} ;//CLKin0_R[13:8] 8'd91 : data_reg <= {r_w,23'h0154_01} ;//CLKin0_R[7:0] 8'd92 : data_reg <= {r_w,23'h0155_00} ;//CLKin1_R[13:8] 8'd93 : data_reg <= {r_w,23'h0156_40} ;//CLKin1_R[7:0] 8'd94 : data_reg <= {r_w,23'h0157_00} ;//CLKin2_R[13:8] 8'd95 : data_reg <= {r_w,23'h0158_40} ;//CLKin2_R[7:0] 8'd96 : data_reg <= {r_w,23'h0159_00} ;//PLL1_N[13:8] 8'd97 : data_reg <= {r_w,23'h015A_01} ;//PLL1_N[7:0] 8'd98 : data_reg <= {r_w,23'h015B_D4} ;//PLL1 phase detector 8'd99 : data_reg <= {r_w,23'h015C_20} ;//PLL1_DLD_CNT[13:8] 8'd100 : data_reg <= {r_w,23'h015D_00} ;//PLL1_DLD_CNT[7:0] 8'd101 : data_reg <= {r_w,23'h015E_00} ;//contains the delay value for PLL1 N and R delays. 8'd102 : data_reg <= {r_w,23'h015F_0B} ;//configures the PLL1 LD pin 8'd103 : data_reg <= {r_w,23'h0160_00} ;//PLL2_R[11:8] 8'd104 : data_reg <= {r_w,23'h0161_01} ;//PLL2_R[7:0] 8'd105 : data_reg <= {r_w,23'h0162_44} ;//sets other PLL2 functions:[7:5]:PLL2_P;[4:2]:OSCin_FREQ;[1]:PLL2_XTAL_EN;[0]:PLL2_REF_2X_EN; 8'd106 : data_reg <= {r_w,23'h0163_00} ;//PLL2_N_CAL[17:16] 8'd107 : data_reg <= {r_w,23'h0164_00} ;//PLL2_N_CAL[15:8] 8'd108 : data_reg <= {r_w,23'h0165_0C} ;//PLL2_N_CAL[7:0] 8'd109 : data_reg <= {r_w,23'h0166_00} ;//PLL2_N[17:16],MSB; 8'd110 : data_reg <= {r_w,23'h0167_00} ;//PLL2_N[15:8],---; 8'd111 : data_reg <= {r_w,23'h0168_0A} ;//PLL2_N[7:0],LSB; 8'd112 : data_reg <= {r_w,23'h0169_59} ;//controls the PLL2 phase detector 8'd113 : data_reg <= {r_w,23'h016A_60} ;// 8'd114 : data_reg <= {r_w,23'h016B_00} ;// 8'd115 : data_reg <= {r_w,23'h016C_00} ;// 8'd116 : data_reg <= {r_w,23'h016D_00} ;// 8'd117 : data_reg <= {r_w,23'h016E_13} ;// 8'd118 : data_reg <= {r_w,23'h0143_90} ;// 8'd119 : data_reg <= {r_w,23'h0139_00} ;// 8'd120 : data_reg <= {r_w,23'h0143_B0} ;// 8'd121 : data_reg <= {r_w,23'h0143_90} ;// 8'd122 : data_reg <= {r_w,23'h0144_FF} ;// 8'd123 : data_reg <= {r_w,23'h0143_10} ;// 8'd124 : data_reg <= {r_w,23'h0143_11} ;// 8'd125 : data_reg <= {r_w,23'h0139_03} ;// 8'd126 : data_reg <= {1'b1,23'h0002_00} ;// default : data_reg <= 24'h80_0000 ; endcase end end //spi_sdo/spi_cs_n/mid_data_o/mid_csn_o/mid_data_o/vio_cfg_cnt always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin spi_sdo <= 1'b0; spi_cs_n <= 1'b1; mid_data_o <= 36'h0; mid_csn_o <= 36'hFFFFFFFFF; sdo_cnt <= 6'b0 ; end else begin if(load_p_d0==1'b1) begin spi_sdo <= 1'b0; mid_data_o <= {data_reg[23:0],12'hfff};//r_w:0 write;1 read; spi_cs_n <= 1'b1; mid_csn_o <= {24'h0,12'hFFF}; sdo_cnt <= 6'h1 ; end else if(vio_cfg_en_d1==1'b1 && vio_cfg_en_d2==1'b0) begin spi_sdo <= 1'b0; mid_data_o <= {vio_cfg_wr,2'b00,vio_cfg_addr,vio_cfg_wdata,12'hfff};//r_w:0 write;1 read; spi_cs_n <= 1'b1; mid_csn_o <= {24'h0,12'hFFF}; sdo_cnt <= 6'h1 ; end else begin spi_sdo <= mid_data_o[35]; mid_data_o <= {mid_data_o[34:0],1'b0}; spi_cs_n <= mid_csn_o[35]; mid_csn_o <= {mid_csn_o[34:0],1'b1}; if(sdo_cnt<6'h3f) begin sdo_cnt <= sdo_cnt + 6'h1 ; end else begin sdo_cnt <= sdo_cnt ; end end end end //regdatareadvalid/regdataread always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst==1'b1) begin regdatareadvalid <= 1'b0 ; regdataread <= 8'b0 ; end else begin if(spi_cs_n==1'b0) begin if(data_reg[23]==1'b1) begin if(sdo_cnt>6'd18 && sdo_cnt<6'd25)//2-17;18-25; begin regdatareadvalid <= 1'b0 ; regdataread <= {regdataread[6:0],spi_sdi}; end else if(sdo_cnt==6'd25) begin regdatareadvalid <= 1'b1 ; regdataread <= {regdataread[6:0],spi_sdi}; end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end else begin regdatareadvalid <= 1'b0 ; regdataread <= regdataread ; end end end //lmk_cfgdone always @(posedge cfg_clk or posedge cfg_rst) begin if(cfg_rst) begin lmk_cfgdone <= 1'b0 ; end else begin if(cnt_reg>=NUM_REG) begin lmk_cfgdone <= 1'b1 ; end else begin lmk_cfgdone <= 1'b0 ; end end end //====================================================================// //------------------------------- end ------------------------------// //====================================================================//
endmodule

下一篇,将详细介绍jesd_204B IP核应用的相关知识,各位大侠,尽请关注。


end

往期精选 

 
 

【免费】FPGA工程师招聘平台

FPGA芯片行业科普

SANXIN-B01开发板verilog教程V3电子版

求职面试 | FPGA或IC面试题最新汇总篇

FPGA零基础学习:图像显示系统设计

项目合作 | 承接FPGA项目公告

FPGA时序分析及约束专题课,Quartus、ISE、Vivado全涉及,线上可随时报名参加!

FPGA图像处理专题课,Quartus、ISE、Vivado全涉及,线上可随时报名参加

FPGA就业班,2023.02.08开班,课程内容丰富,系统性学习FPGA,高薪就业,线上线下同步!

FPGA技术江湖广发江湖帖

无广告纯净模式,给技术交流一片净土,从初学小白到行业精英业界大佬等,从军工领域到民用企业等,从通信、图像处理到人工智能等各个方向应有尽有,QQ微信双选,FPGA技术江湖打造最纯净最专业的技术交流学习平台。


FPGA技术江湖微信交流群

加群主微信,备注姓名+公司/学校+岗位/专业进群


FPGA技术江湖QQ交流群

备注姓名+公司/学校+岗位/专业进群


FPGA技术江湖 任何技术的学习就好比一个江湖,对于每一位侠客都需要不断的历练,从初入江湖的小白到归隐山林的隐世高人,需要不断的自我感悟自己修炼,让我们一起仗剑闯FPGA乃至更大的江湖。
评论
  • 高速先生成员--黄刚这不马上就要过年了嘛,高速先生就不打算给大家上难度了,整一篇简单但很实用的文章给大伙瞧瞧好了。相信这个标题一出来,尤其对于PCB设计工程师来说,心就立马凉了半截。他们辛辛苦苦进行PCB的过孔设计,高速先生居然说设计多大的过孔他们不关心!另外估计这时候就跳出很多“挑刺”的粉丝了哈,因为翻看很多以往的文章,高速先生都表达了过孔孔径对高速性能的影响是很大的哦!咋滴,今天居然说孔径不关心了?别,别急哈,听高速先生在这篇文章中娓娓道来。首先还是要对各位设计工程师的设计表示肯定,毕竟像我
    一博科技 2025-01-21 16:17 241浏览
  •  万万没想到!科幻电影中的人形机器人,正在一步步走进我们人类的日常生活中来了。1月17日,乐聚将第100台全尺寸人形机器人交付北汽越野车,再次吹响了人形机器人疯狂进厂打工的号角。无独有尔,银河通用机器人作为一家成立不到两年时间的创业公司,在短短一年多时间内推出革命性的第一代产品Galbot G1,这是一款轮式、双臂、身体可折叠的人形机器人,得到了美团战投、经纬创投、IDG资本等众多投资方的认可。作为一家成立仅仅只有两年多时间的企业,智元机器人也把机器人从梦想带进了现实。2024年8月1
    刘旷 2025-01-21 11:15 995浏览
  • 前篇文章中『服务器散热效能不佳有解吗?』提到气冷式的服务器其散热效能对于系统稳定度是非常重要的关键因素,同时也说明了百佳泰对于散热效能能提供的协助与服务。本篇将为您延伸说明我们如何进行评估,同时也会举例在测试过程中发现的问题及改善后的数据。AI服务器的散热架构三大重点:GPU导风罩:尝试不同的GPU导风罩架构,用以集中服务器进风量,加强对GPU的降温效果。GPU托盘:改动GPU托盘架构,验证出风面积大小对GPU散热的影想程度。CPU导风罩:尝试封闭CPU导风罩间隙,集中风流,验证CPU降温效果。
    百佳泰测试实验室 2025-01-24 16:58 189浏览
  • 2024年是很平淡的一年,能保住饭碗就是万幸了,公司业绩不好,跳槽又不敢跳,还有一个原因就是老板对我们这些员工还是很好的,碍于人情也不能在公司困难时去雪上加霜。在工作其间遇到的大问题没有,小问题还是有不少,这里就举一两个来说一下。第一个就是,先看下下面的这个封装,你能猜出它的引脚间距是多少吗?这种排线座比较常规的是0.6mm间距(即排线是0.3mm间距)的,而这个规格也是我们用得最多的,所以我们按惯性思维来看的话,就会认为这个座子就是0.6mm间距的,这样往往就不会去细看规格书了,所以这次的运气
    wuliangu 2025-01-21 00:15 812浏览
  • 故障现象 一辆2007款日产天籁车,搭载VQ23发动机(气缸编号如图1所示,点火顺序为1-2-3-4-5-6),累计行驶里程约为21万km。车主反映,该车起步加速时偶尔抖动,且行驶中加速无力。 图1 VQ23发动机的气缸编号 故障诊断接车后试车,发动机怠速运转平稳,但只要换挡起步,稍微踩下一点加速踏板,就能感觉到车身明显抖动。用故障检测仪检测,发动机控制模块(ECM)无故障代码存储,且无失火数据流。用虹科Pico汽车示波器测量气缸1点火信号(COP点火信号)和曲轴位置传感器信
    虹科Pico汽车示波器 2025-01-23 10:46 321浏览
  • 临近春节,各方社交及应酬也变得多起来了,甚至一月份就排满了各式约见。有的是关系好的专业朋友的周末“恳谈会”,基本是关于2025年经济预判的话题,以及如何稳定工作等话题;但更多的预约是来自几个客户老板及副总裁们的见面,他们为今年的经济预判与企业发展焦虑而来。在聊天过程中,我发现今年的聊天有个很有意思的“点”,挺多人尤其关心我到底是怎么成长成现在的多领域风格的,还能掌握一些经济趋势的分析能力,到底学过哪些专业、在企业管过哪些具体事情?单单就这个一个月内,我就重复了数次“为什么”,再辅以我上次写的:《
    牛言喵语 2025-01-22 17:10 494浏览
  • 项目展示①正面、反面②左侧、右侧项目源码:https://mbb.eet-china.com/download/316656.html前言为什么想到要做这个小玩意呢,作为一个死宅,懒得看手机,但又想要抬头就能看见时间和天气信息,于是就做个这么个小东西,放在示波器上面正好(示波器外壳有个小槽,刚好可以卡住)功能主要有,获取国家气象局的天气信息,还有实时的温湿度,主控采用ESP32,所以后续还可以开放更多奇奇怪怪的功能,比如油价信息、股票信息之类的,反正能联网可操作性就大多了原理图、PCB、面板设计
    小恶魔owo 2025-01-25 22:09 615浏览
  •     IPC-2581是基于ODB++标准、结合PCB行业特点而指定的PCB加工文件规范。    IPC-2581旨在替代CAM350格式,成为PCB加工行业的新的工业规范。    有一些免费软件,可以查看(不可修改)IPC-2581数据文件。这些软件典型用途是工艺校核。    1. Vu2581        出品:Downstream     
    电子知识打边炉 2025-01-22 11:12 465浏览
  • 书接上回:【2022年终总结】阳光总在风雨后,启航2023-面包板社区  https://mbb.eet-china.com/blog/468701-438244.html 总结2019,松山湖有个欧洲小镇-面包板社区  https://mbb.eet-china.com/blog/468701-413397.html        2025年该是总结下2024年的喜怒哀乐,有个好的开始,才能更好的面对2025年即将
    liweicheng 2025-01-24 23:18 350浏览
  • 数字隔离芯片是一种实现电气隔离功能的集成电路,在工业自动化、汽车电子、光伏储能与电力通信等领域的电气系统中发挥着至关重要的作用。其不仅可令高、低压系统之间相互独立,提高低压系统的抗干扰能力,同时还可确保高、低压系统之间的安全交互,使系统稳定工作,并避免操作者遭受来自高压系统的电击伤害。典型数字隔离芯片的简化原理图值得一提的是,数字隔离芯片历经多年发展,其应用范围已十分广泛,凡涉及到在高、低压系统之间进行信号传输的场景中基本都需要应用到此种芯片。那么,电气工程师在进行电路设计时到底该如何评估选择一
    华普微HOPERF 2025-01-20 16:50 187浏览
  • 随着AI大模型训练和推理对计算能力的需求呈指数级增长,AI数据中心的网络带宽需求大幅提升,推动了高速光模块的发展。光模块作为数据中心和高性能计算系统中的关键器件,主要用于提供高速和大容量的数据传输服务。 光模块提升带宽的方法有两种:1)提高每个通道的比特速率,如直接提升波特率,或者保持波特率不变,使用复杂的调制解调方式(如PAM4);2)增加通道数,如提升并行光纤数量,或采用波分复用(CWDM、LWDM)。按照传输模式,光模块可分为并行和波分两种类型,其中并行方案主要应用在中短距传输场景中成本
    hycsystembella 2025-01-25 17:24 473浏览
  • 不让汽车专美于前,近年来哈雷(Harley-Davidson)和本田(Honda)等大型重型机车大厂的旗下车款皆已陆续配备车载娱乐系统与语音助理,在路上也有越来越多的普通机车车主开始使用安全帽麦克风,在骑车时透过蓝牙连线执行语音搜寻地点导航、音乐播放控制或免持拨打接听电话等各种「机车语音助理」功能。客户背景与面临的挑战以本次分享的客户个案为例,该客户是一个跨国车用语音软件供货商,过往是与车厂合作开发前装车机为主,且有着多年的「汽车语音助理」产品经验。由于客户这次是首度跨足「机车语音助理」产品,因
    百佳泰测试实验室 2025-01-24 17:00 194浏览
  • 嘿,咱来聊聊RISC-V MCU技术哈。 这RISC-V MCU技术呢,简单来说就是基于一个叫RISC-V的指令集架构做出的微控制器技术。RISC-V这个啊,2010年的时候,是加州大学伯克利分校的研究团队弄出来的,目的就是想搞个新的、开放的指令集架构,能跟上现代计算的需要。到了2015年,专门成立了个RISC-V基金会,让这个架构更标准,也更好地推广开了。这几年啊,这个RISC-V的生态系统发展得可快了,好多公司和机构都加入了RISC-V International,还推出了不少RISC-V
    丙丁先生 2025-01-21 12:10 1229浏览
  • 飞凌嵌入式基于瑞芯微RK3562系列处理器打造的FET3562J-C全国产核心板,是一款专为工业自动化及消费类电子设备设计的产品,凭借其强大的功能和灵活性,自上市以来得到了各行业客户的广泛关注。本文将详细介绍如何启动并测试RK3562J处理器的MCU,通过实际操作步骤,帮助各位工程师朋友更好地了解这款芯片。1、RK3562J处理器概述RK3562J处理器采用了4*Cortex-A53@1.8GHz+Cortex-M0@200MHz架构。其中,4个Cortex-A53核心作为主要核心,负责处理复杂
    飞凌嵌入式 2025-01-24 11:21 293浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦