英特尔路线图:纳米片厚度到三个原子让CPU晶体管数量超10000亿!

EETOP 2022-12-05 12:25

EETOP版图就业&提升班正式开班报名!


来源:EETOP编译整理自tomshardware

英特尔在2022年的IEDM上发布了九篇研究论文,为未来的芯片设计奠定了基础,该公司希望实现到2030年开发晶体管数量超过一万亿的处理器的承诺。

研究包括:

  • 用于晶体管的新 2D 材料、新的 3D 封装技术将小芯片(chiplet)和单芯片处理器之间的性能和功耗差距缩小到几乎无法察觉的范围。

  • 掉电时保持记忆的晶体管

  • 以及可以直接堆叠在晶体管顶部,并在每个单元存储一个以上比特的嵌入式存储器,以及其他创新。

英特尔的组件研究 (CR) 小组为公司的未来技术奠定了初步基础,但并非所有这些举措都会导致产品上市。那些真正上市的产品通常会在五到十年内上市。 

该团队在已经上市的创新方面有着令人难以置信的记录,例如彻底改变整个行业晶体管设计的 FinFET、应变硅、Hi-K 金属栅极等。

英特尔的产品路线图上已经有的其他几项技术,包括RibbonFET Gate All Around (GAA)晶体管、PowerVia 背面供电、EMIB 和 Foveros Direct,它们都来自该研究小组。 

该小组在今年的第 68 届年度 IEEE 国际电子设备会议上提交了九篇研究论文,下面我们将稍微详细地介绍其中的几篇。

晶体管密度的增长速度大致继续与摩尔定律保持一致,但今天芯片的经济效益并没有以同样的速度提高——随着节点密度的增加,每个晶体管的价格也在上升。此外,一些芯片元件(如模拟芯片和缓存芯片)的扩展性差,使问题进一步复杂化。因此,该行业正在大规模转向基于小芯片的高性能芯片设计。

任何基于 chiplet 的设计的首要目标是在利用基于 chiplet 的方法的经济效益的同时,保留单芯片单片处理器内部数据路径的功耗和性能(延迟、带宽)的最佳属性,例如通过前沿工艺制造的小型芯片提高产量,并能够使用较旧、较便宜的节点来实现其他一些密度改善较少的功能。
因此,争夺半导体优势的战场正在从晶体管的速度转移到互连的性能上,像硅衬底(EMIB)和混合键合技术这样的新技术正在成为提高经济效益的前沿。
然而,这些方法仍然导致不可避免的性能、功率和成本折衷,而英特尔新的 "准单片芯片"(QMC)3D封装技术希望解决这个问题。顾名思义,英特尔的QMC旨在提供与直接内置于单个芯片中的互连几乎相同的特性。 

QMC 是一种新的混合键合技术,其间距小于 3 微米,与英特尔在去年 IEDM 上提交的研究相比,能效和性能密度提高了 10 倍。之前的论文涵盖了一种 10 微米间距的方法,这已经是 10 倍的改进。因此,英特尔在短短几年内找到了实现 100 倍改进的途径,表明该公司在混合键合方面的工作正在迅速加速。QMC 还可以让多个小芯片相互垂直堆叠,如上图所示。 

本白皮书概述了令人难以置信的每平方毫米数十万个连接的互连密度和可与单片处理器相媲美的功耗(以每比特皮焦耳 - Pj/b 为单位)。此外,新论文概述了几种可用于制造此类设备的新材料和工艺,为现实世界的设备铺平了道路。 

英特尔的工艺路线图已经下降到纳米级以下到埃米级,尽管节点命名约定很久以前就失去了与晶体管实际物理测量的关系,但很明显,需要一种全新的方法来继续扩展。大多数行业都押注未来会转向 2D 原子通道,但与所有新技术一样,要实现这种根本性的改变需要很多步骤。 
今天的芯片材料,如硅,由三维晶体组成,这意味着原子在所有三个维度上都结合在一起,从而对收缩提出了基本限制。相比之下,二维材料很有吸引力,因为所有的原子都键合在一个平面上,因此可以用小至三个原子的厚度来构建特征。 
进入英特尔对可用于 3D GAA 晶体管的 2D 材料的研究。作为回顾,当前的 GAA 设计由堆叠的水平硅纳米片组成,每个纳米片都被一个门完全包围。这种“环栅”(GAA) 技术可减少防止晶体管关断的电压泄漏。随着晶体管的缩小,这变得越来越成为一个问题——即使当栅极在三边围绕沟道时,正如我们在 FinFET 晶体管中看到的那样。
英特尔将其 GAA 设计命名为 RibbonFET,目前计划于 2024 年上半年推出。然而,超越 RibbonFET 将需要进一步的创新,而这项 2D 研究符合潜在途径的要求。 
英特尔的论文描述了一种全环绕栅极 (GAA) 堆叠纳米片结构,其通道材料(纳米片/纳米带)厚度仅为三个原子,可以在室温下以低漏电流运行。
二维通道材料的厚度使得建立与纳米带的电连接成为一项艰巨的任务,因此英特尔还为二维材料建立了电接触拓扑模型。这是了解二维材料的特性及其功能的关键一步,从而使该公司能够准确地建立进一步的模型。

各种形式的内存都是计算不可或缺的一部分,但它也在芯片和系统级别消耗大量功率预算,同时也是性能的限制因素。  
英特尔还进行了世界上第一个 3D 堆叠铁电存储器的功能演示。这项技术最令人印象深刻的方面是铁电沟槽电容器可以垂直堆叠在晶体管顶部的逻辑芯片上。这使得能够将存储器分层在逻辑元素之上,而不是像我们在其他类型的嵌入式存储器中看到的那样,将其置于其自己的不同区域中,例如用于 L1 L2 缓存的 SRAM 
铁电存储器还具有与我们在 NAND 闪存中看到的类似的功能——能够在通常只存储一位的结构中存储多位数据。在这种情况下,英特尔展示了每个沟槽存储四位的能力。
自然地,这种方法会增加带宽和内存密度,同时减少延迟,从而产生更大更快的片上缓存。
与二维结构的电接触建模一样,英特尔还分享了其对铁电氧化铪器件的混合相和缺陷的建模工作,这反过来将进一步推动公司自身的研发过程。 
英特尔还在研究不会遗忘的晶体管,这意味着它们在断电时不会丢失数据(开/关状态)。这类似于任何非易失性存储器,如 NAND,它可以在断电时保持其状态,但它以逻辑晶体管的形式出现。英特尔表示,它已经克服了在室温下使用该技术的三个障碍中的两个。
英特尔在此次活动中的其他论文概述了其他研究领域,例如可以实现 5G 之后的未来技术的硅基氮化镓晶圆,以及存储量子信息以创建更好的量子位的量子计算的更好方法。 
晶体管改变了历史进程已经 75 年了,英特尔的技术开发副总裁兼总经理 Ann Kelleher 博士也将于周一在 IEDM 上发表特别演讲。“庆祝晶体管诞生 75 周年!


EDA视频回看

EETOP EETOP半导体社区-国内知名的半导体行业媒体、半导体论坛、IC论坛、集成电路论坛、电子工程师博客、工程师BBS。
评论 (0)
  • Shinco音响拆解 一年一次的面包板社区的拆解活动拉开帷幕了。板友们开始大显身手了,拆解各种闲置的宝贝。把各自的设计原理和拆解的感悟一一向电子爱好者展示。产品使用了什么方案,用了什么芯片,能否有更优的方案等等。不仅让拆解的人员了解和深入探索在其中。还可以让网友们学习电子方面的相关知识。今天我也向各位拆解一个产品--- Shinco音响(如下图)。 当产品连接上电脑的耳机孔和USB孔时,它会发出“开机,音频输入模式”的语音播报,。告诉用户它已经进入音响外放模式。3.5mm耳机扣接收电脑音频信号。
    zhusx123 2025-03-30 15:42 78浏览
  • 在智能语音交互设备开发中,系统响应速度直接影响用户体验。WT588F系列语音芯片凭借其灵活的架构设计,在响应效率方面表现出色。本文将深入解析该芯片从接收指令到音频输出的全过程,并揭示不同工作模式下的时间性能差异。一、核心处理流程与时序分解1.1 典型指令执行路径指令接收 → 协议解析 → 存储寻址 → 数据读取 → 数模转换 → 音频输出1.2 关键阶段时间分布(典型值)处理阶段PWM模式耗时DAC模式耗时外挂Flash模式耗时指令解析2-3ms2-3ms3-5ms存储寻址1ms1ms5-10m
    广州唯创电子 2025-03-31 09:26 98浏览
  • 文/杜杰编辑/cc孙聪颖‍3月11日,美国总统特朗普,将自费8万美元购买的特斯拉Model S,开进了白宫。特朗普此举,绝非偶然随性,而是有着鲜明的主观意图,处处彰显出一种刻意托举的姿态 。特朗普也毫不讳言,希望他的购买能推动特斯拉的发展。作为全球电动车鼻祖,特斯拉曾凭借创新理念与先进技术,开辟电动汽车新时代,引领行业发展潮流。然而当下,这家行业先驱正深陷困境,面临着前所未有的挑战。就连“钢铁侠”马斯克自己都在采访时表示“非常困难”,的确是需要美国总统伸手拉一把了。马斯克踏入白宫的那一刻,特斯拉
    华尔街科技眼 2025-03-28 20:44 173浏览
  • 在工业控制与数据采集领域,高精度的AD采集和实时显示至关重要。今天,我们就来基于瑞芯微RK3568J + FPGA国产平台深入探讨以下,它是如何实现该功能的。适用开发环境如下:Windows开发环境:Windows 7 64bit、Windows 10 64bitLinux开发环境:Ubuntu18.04.4 64bit、VMware15.5.5U-Boot:U-Boot-2017.09Kernel:Linux-4.19.232、Linux-RT-4.19.232LinuxSDK:LinuxSD
    Tronlong 2025-03-28 10:14 176浏览
  • 3月27日,长虹中玖闪光超高剂量率电子射线放射治疗系统(e-Flash)临床试验项目在四川大学华西医院正式启动,标志着该项目正式进入临床试验阶段。这不仅是我国医学技术领域的一项重大突破,更是我国在高端医疗设备研发和应用方面的重要里程碑。e-Flash放射治疗系统适用于哪些病症,治疗周期为多久?会不会产生副作用?治疗费用高不高……随着超高剂量率电子射线放射治疗系统(e-Flash)正式进入临床试验阶段,社会各界对该项目的实施情况尤为关注。对此,中国工程院院士范国滨,以及四川大学华西医院、四川省肿瘤
    华尔街科技眼 2025-03-28 20:26 289浏览
  • 在智能语音设备开发中,高音量输出是许多场景的核心需求,例如安防警报、工业设备提示、户外广播等。 WT588F02BP-14S 和 WTN6040FP-14S 两款语音芯片,凭借其内置的 D类功放 和 3W大功率输出 能力,成为高音量场景的理想选择。本文将从 性能参数、应用场景、设计要点 三大维度,全面解析这两款芯片的选型策略。一、核心参数对比与选型决策参数WT588F02BP-14SWTN6040FP-14S输出功率3W@4Ω(THD<1%)3W@4Ω(THD<0.8%)功
    广州唯创电子 2025-03-28 09:15 111浏览
  • 本文介绍OpenHarmony5.0 DevEco Studio开发工具安装与配置,鸿蒙北向开发入门必备!鸿蒙北向开发主要侧重于应用层的开发,如APP开发、用户界面设计等,更多地关注用户体验、应用性能优化、上层业务逻辑的实现,需要开发者具备基本的编程知识、对操作系统原理的简单理解,以及一定的UI设计感。由触觉智能Purple Pi OH鸿蒙开发板演示。搭载了瑞芯微RK3566四核处理器,支持开源鸿蒙OpenHarmony3.2至5.0系统,适合鸿蒙开发入门学习。下载与安装开发工具点下面链接下载:
    Industio_触觉智能 2025-03-28 18:16 191浏览
  • 一、真空容器的定义与工作原理真空容器是一种能够创造并保持一定真空度的密闭容器。其工作原理通常涉及抽气系统,该系统能够逐渐抽出容器内部的气体分子,从而降低容器内的气压,形成真空环境。在这个过程中,容器的体积并不会因抽气而改变,但容器内的压力会随着气体的抽出而逐渐降低。二、真空容器并非恒压系统真空容器并非一个恒压系统。恒压系统指的是在外部环境变化时,系统内部压力能够保持相对稳定。然而,在真空容器中,随着气体的不断抽出,内部压力会持续降低,直至达到所需的真空度。因此,真空容器内部的压力是变化的,而非恒
    锦正茂科技 2025-03-29 10:23 142浏览
  • 在智能家居领域,无线门铃正朝着高集成度、低功耗、强抗干扰的方向发展。 WTN6040F 和 WT588F02B 两款语音芯片,凭借其 内置EV1527编解码协议 和 免MCU设计 的独特优势,为无线门铃开发提供了革命性解决方案。本文将深入解析这两款芯片的技术特性、应用场景及落地价值。一、无线门铃市场痛点与芯片方案优势1.1 行业核心痛点系统复杂:传统方案需MCU+射频模块+语音芯片组合,BOM成本高功耗瓶颈:待机电流
    广州唯创电子 2025-03-31 09:06 66浏览
  • 真空容器的材料选择取决于其应用场景(如科研、工业、医疗)、真空等级(低真空、高真空、超高真空)以及环境条件(温度、压力、化学腐蚀等)。以下是常见材料及其优缺点分析:1. 不锈钢(如304、316L)优点:耐腐蚀性强:316L含钼,耐酸碱和高温氧化,适合高真空和腐蚀性环境。高强度:机械性能稳定,可承受高压差和外部冲击。低放气率:经电解抛光或镀镍处理后,表面放气率极低,适合超高真空系统(如粒子加速器、半导体镀膜设备)。易加工:可焊接、铸造,适合复杂结构设计。缺点:重量大:大型容器运输和安装成本高。磁
    锦正茂科技 2025-03-29 10:52 47浏览
  • 真空容器内部并非wan全没有压强,而是压强极低,接近于零。真空状态下的压强与容器内外气体的分子数量、温度以及容器本身的性质有关。一、真空与压强的基本概念真空指的是一个空间内不存在物质或物质极少的状态,通常用于描述容器或系统中气体的稀薄程度。压强则是单位面积上所受正压力的大小,常用于描述气体、液体等流体对容器壁的作用力。二、真空状态下的压强特点在真空状态下,容器内部的气体分子数量极少,因此它们对容器壁的作用力也相应减小。这导致真空容器内部的压强远低于大气压强,甚至接近于零。然而,由于技术限制和物理
    锦正茂科技 2025-03-29 10:16 150浏览
  • 本文介绍瑞芯微RK356X系列复用接口配置的方法,基于触觉智能RK3562开发板演示,搭载4核A53处理器,主频高达2.0GHz;内置独立1Tops算力NPU,可应用于物联网网关、平板电脑、智能家居、教育电子、工业显示与控制等行业。复用接口介绍由下图可知,红圈内容当前引脚可配置为SPI0或者PWM0功能。由标准系统固件以及相关系统手册可得,当前接口默认配置为SPI0功能:console:/ # ls dev/spidev0.0dev/spidev0.0再由原理图可知当前GPIO为GPIO0_C3
    Industio_触觉智能 2025-03-28 18:14 145浏览
  •        随着智能驾驶向L3级及以上迈进,系统对实时性的要求已逼近极限。例如,自动紧急制动(AEB)需在50毫秒内完成感知、决策到执行的全链路响应,多传感器数据同步误差需小于10微秒。然而,传统基于Linux-RT的方案在混合任务处理中存在天然缺陷——其最大中断延迟高达200微秒,且多任务并发时易引发优先级反转问题。据《2024年智能汽车电子架构白皮书》统计,超60%的车企因实时性不足被迫推迟舱驾一体化项目落地。为旌电子给出的破局之道,是采用R5F(实
    中科领创 2025-03-29 11:55 219浏览
我要评论
0
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦