基于FPGA的任意波形发生器+低通滤波器系统设计

FPGA技术江湖 2022-10-03 08:13

大侠好,欢迎来到FPGA技术江湖,江湖偌大,相见即是缘分。大侠可以关注FPGA技术江湖,在“闯荡江湖”、"行侠仗义"栏里获取其他感兴趣的资源,或者一起煮酒言欢。“煮酒言欢”进入IC技术圈,这里有近50个IC技术公众号。

第一部分 设计概述 /Design Introduction

1.1 设计目的

本次设计包括基于FPGA的任意波形发生器设计实现和基于FPGA的低通滤波器设计实现。

波形发生器是一种常见的信号源,能够产生多种标准信号和用户定义信号,并保证较高精度和较高稳定性,广泛地应用于电子电路、自动控制系统和数字实验等,诸如电话、电视、收音机、高校通信系统实验等领域都需要用到波形发生器。本次设计基于Verilog HDL语言使用Artix-7系列芯片在EGO1开发板上实现一个简易的任意波形发生器。该波形发生器能够产生正弦波、方波、三角波与锯齿波四种波形,可输出频率有:1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、1Hz。波形类型选择控制字与频率设置控制字通过串口输入。

低通滤波可以简单的认为:设定一个频率点,当信号频率高于这个频率时不能通过,在数字信号中,这个频率点也就是截止频率,当频域高于这个截止频率时,则全部赋值为0。因为在这一处理过程中,让低频信号全部通过,所以称为低通滤波。低通过滤的概念存在于各种不同的领域,诸如电子电路,数据平滑,声学阻挡,图像模糊等领域经常会用到。在数字图像处理领域,从频域看,低通滤波可以对图像进行平滑去噪处理。

本次设计将用两种方式实现低通滤波器。

方法一:利用Vivado自身具备的DDS和FIR的IP核实现;

方法二:通过Verilog编程实现FIR的功能。

1.2 作品展示

图1  UART串口实现

图2 波形发生器仿真

图3 低通滤波器仿真

第二部分 系统组成及功能说明 /System Construction & Function Description

2.1 系统概述

任意波形发生器:计划产生正弦波、方波、三角波与锯齿波四种波形,可输出频率有:1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、1Hz,利用URAT串口与串口调试助手相连进行控制字数据传输。已经完成全部功能,由于没有示波器,实物调试部分不完整。

低通滤波器:本次设计将用两种方式实现低通滤波器。

方法一:利用Vivado自身具备的DDS和FIR的IP核实现;

方法二:通过Verilog编程实现FIR的功能。

方法一使用Vivado的DDS IP核生成两个正弦信号,频率分别为4MHz和5MHz。同时调用乘法器IP将两个信号进行混频处理,乘法器将混频信号交给FIR IP核进行过滤处理。使用Matlab进行滤波器的参数设计,这里使用窗函数法设计FIR滤波器。窗函数法设计滤波器的基本思想是:选择一种合适的理想频率选择性滤波器,然后将它的冲激响应截短以获得一个具有线性相位和因果的FIR滤波器,因此这种方法的关键是选区某种较好的窗函数,在滤波器性能给定的情况下,尽量选择主瓣窄,旁瓣峰值小的窗函数。设置好以后将FIR滤波器系数导出,将生成好coe文件导入Vivado中FIR IP核中。撰写TestBench文件进行波形仿真。

方法二利用DDS 生成一个由三个正弦波叠加的待滤波信号,两个正弦波的频率分别是200Hz、800Hz。用MATLAB产生频率为500Hz的低通滤波器抽头系数,然后将待滤波信号送入Vivado,用Verilog编写的FIR滤波器进行仿真,观察滤波后的波形。

2.2 项目系统框图

任意波形发生器:

图4 任意波形发生器系统框图

图5 串口模块设计框图

图6 DDS原理框图

低通滤波器:

图7 低通滤波器设计框图

图8 低通滤波器原理框图

2.3 技术说明

(1)任意波形发生器

本次设计使用到的是UART串口通信,主要用来接收串口数据发送的数据,字节传输形式:1-0-x-x-x-x-x-x-x-x-0-1,检测到下降沿即-1-0-(起始标志)后开始进行接收字节,将接收到的一一存入寄存器中,8个bit后结束接收,就是简单的1个字节的接收。其协议发送原理:

图9 UART数据帧格式

根据URAT串口的数据帧格式,起始位为0,所以我们需要用一个下降沿检测模块,来判断起始位,然后开始准备接收串口数据。

然后使用一个计数器模块,在1Bit数据传输的时间找到最佳时间来输出读取串口数据。在串口通信中波特率表示每秒能传输的数据位,9600就是每秒能传输9600位,1word=2byte、1byte=8bit,这里的9600位指的是9600bit。每个开发板上都有它的系统时钟,本次设计用的是EGO1开发板,系统时钟是100MHZ,我们假定波特率是9600bit/s传输,那么传输1bit就需要100M/9600个时钟周期。那么在本次设计中传输1bit所需的计数值为10416,将采集数据的时刻放在波特率计数器每次循环技术的中间位置,即5208。

利用一个控制器模块,在下降沿检验通过后的信号与计数器模块输出的读数据时间信号控制下,依次将8位数据放入寄存器之中,然后利用case语句,经过停止位数据后停止数据接收。

最后在串口的总模块中对上述三个模块进行例化,将对应输入输出相连。

下面根据下图所示的DDS技术原理框图,当一个参考时钟过来 传输一个频率控制字进入累加器在累加器中加入上一个参考时钟的数据,相加后进去寄存器,然后寄存器的输出便是正弦查表的地址,通过这个数据在波形存储区查表,再通过D/A转换器和低通滤波器输出。结合项目功能要求实际分模块实现任意波形发生器。

波形类型控制字与频率设置控制字是分别拿串口助手输入的有效数据位的[7:6]与[5:2]位,我们注意到,串口传输过程是从低字节开始传输的,也就是说我们在串口助手中发送的有效数据为11010011,接收到的数据为11001011,所以需要将接收到的数据倒序然后给到两个控制字的寄存器。

图10 DDS直接数字频率合成技术原理

首先我们利用MATLAB新建脚本(.m文件),键入相应的程序,产生了存放有位宽为8,位深为256的四种波形数据的COE文件。然后在Vivado中利用IP catalog中的Block Memory Generator核。分别新建四个Block Memory Generator核,设置Basic栏中的Memory Type为Single Port ROM,Port A Options 栏中的位宽为8,位深为256,最后在Other Options中,选择加载本地文件选中MATLAB已经生成的正弦波、方波、锯齿波、三角波的COE数据文件,分别将它们放入了不同的Rom中,我们就可以通过Vivado进行编程,在时钟的驱动下,根据地址去读取Rom中的数据然后输出,即可产生波形数据。

我们拿到URAT串口接收的频率控制字后,利用case语句,根据不同的输入,输出不同的频率控制字,关于频率控制字的计算,首先系统的时钟为100MHz,相位累加器为32位,232等于4294967296,想要输出频率为1kHz的信号为例,通过以下的计算公式,得到K约等于42950。

然后在相位累加器中以频率控制字为步长进行周期的加法运算,再将相位累加器的每个值的高位作为地址去读Rom的数据。这里输出的为8位的DAC数据,所以用相位累加器的高八位作为Rom的地址输入。

(2)低通滤波器

低通滤波器实现:

方法一:利用Vivado自身具备的DDS和FIR的IP核实现

在Vivado中新建工程,创建Block Design,用DDS IP核生成两个正弦波信号,如图11所示。

图11 DDS IP核

将DDS的参数设置为图12所示。

图12 DDS参数设置

(2)调用乘法器,将两个正弦波信号进行混频处理,乘法器设置如下图13

图13 乘法器IP核参数设置

(3)调用FIR IP核,对其参数进行设置。利用Matlab对滤波器的参数进行设置。在matlab窗口输入fdatool,在弹出的窗口中,在Response Type(滤波器响应类型)一栏中选择Lowpass(低通),Desgned Method(实现方法)选择Window(窗函数实现),即基于窗函数法设计FIR滤波器,我们在Options中选择Hamming窗,Filter Order中选择Special Order,滤波器阶数选择128(阶数越高,滤波效果越好,占用的芯片资源会更多些)Frequency  Specializations中单位Units选择MHz,采样频率Fs选择100MHz(根据奈奎斯特低通信号采样定理,采样频率至少高于信号的2倍,实际工程上一般得高于低通信号频率的5-10倍,如果信号频率过高的话,实际的AD采样频率核精度无法达到,所以工程上一般把低通信号经调制后搬到频率很高的载波上,再下变频到中频上用带通采样定理进行AD采样),之前提到采样频率高于信号频率的5-10倍就可以,因为我们这里FIR滤波器时钟是和板卡时钟连接在一起的,没有编写时钟分频模块,所以这里采样频率直接设置为100MHz(一个周期点数为100MHz/2MHz=50,板卡资源会浪费一些,但是不影响),截止频率Fc设为2MHz(1MHz的正弦波通过,9MHz的被滤除),点击View和Design Filter按钮,设计的滤波器时域和频域波形(Time Domain and Frequency domain)以及幅相响应(Magnitude and Phase Response),最后生成coe文件,加载到FIR IP核中。具体设置如下图。

图14 滤波器参数设置

(4)将各IP核之间进行连线,生成顶层模块。如图15。

图15 各IP核连线图

方法二:通过Verilog编程实现FIR的功能。具体设计流程如图16。

图16 设计流程图

(1)利用DDS 生成一个由三个正弦波叠加的待滤波信号,两个正弦波的频率分别是200Hz、800Hz。

(2)用MATLAB产生频率为500Hz的低通滤波器抽头系数,

(3)Vivado进行FIR的verilog设计。FIR的代码实现流程如下图7所示。

图17 FIR verilog设计框图

第一级流水线的功能是将输入信号进行延时,每到来一个时钟信号,便将输入信号保存到delay_pipelin1中,然后将剩下的依次移动一位。

第二级流水线的功能是将输入经过延时的信号和滤波器系数相乘,每到来一个时钟便将一个新的乘积结果更新到multi_data中。

累加积乘的主要功能是将乘积累加,累加的结果就是滤波后的信号。

(4)仿真测试,创建TestBench文件进行仿真测试。

第三部分 完成情况及性能参数 /Final Design & Performance Parameters

任意波形发生器

已实现功能:产生正弦波、方波、三角波与锯齿波四种波形,可输出频率有:1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、1Hz;利用URAT串口与串口调试助手相连进行控制字数据传输。由于没有示波器,实物调试部分不完整。

a.串口模块仿真分析:在Testbench中依次给串口数据(data_rx)为10 11010011 011。

图18  URAT串口仿真波形

如上图所示,FPGA接收到的数据为11001011,根据仿真结果,URAT串口测试成功。

b.任意波形发生模块仿真分析:

图19 波形发生模块仿真1

图20 波形发生模块仿真2

如上图所示,在仿真中分别给波形类型控制字为0、1、2、3,对应频率设置控制字为5、6、3、2。分别产生了频率为10kHz的正弦波、100kHz的三角波、100Hz的三角波、10Hz的锯齿波。其中100kHz的三角波为方波,询问老师后确定是系统显示问题,其波形数据图    所示。根据分析知波形发生器仿真测试成功。

c.系统仿真测试与分析

最后通过顶层模块,例化DDS模块与UART模块,将相应输入输出连接起来,编写仿真激励文件,给串口助手发送值,验证波形输出。

图21 系统仿真测试1

图22 系统仿真测试2

图23 系统仿真测试3

图24  系统仿真测试4

如上所示,根据仿真波形可知,当仿真输入1011010011011,FPGA收到11001011,类型控制字11(3),频率设置控制字0100 (4),输出周期为 1ms(即频率为1KHz)的 锯齿波;

当仿真输入1000011111011,FPGA收到11111000,类型控制字00(0), 频率设置控制字0111(7),输出周期为1000ns频率 (即频率为1MHz )的正弦波;

当仿真输入1001010111011,FPGA收到11101010,类型控制字01(1),频率设置控制字0101(5),输出周期为100us( 即频率为10KHz)的方波  ;

当仿真输入1010011011011,FPGA收到11011001,类型控制字10(2),频率设置控制字0110(6),输出周期为10us(即频率为100KHz)的三角波。

根据分析可知,系统仿真成功,接下来Run Synthesis→Run Implementation,然后在Windows的下拉选项中点击I/O Port,根据EGO1硬件手册上的引脚说明绑定引脚,选择逻辑电平为LVCMOS33,然后保存即可生成引脚约束文件。最后Generate Bitstream→Open Hardware Manager→Open Target→Auto Connect→选中生成的bit文件→Program即可进行实物测试。

图25 系统实物调试

图26 系统实物调试

将BIT文件下入EGO1开发板后,打开串口助手,发送“de”,即二进制的“11011110”,可以观察到代表FPGA串口接收数据的LED1中的八个灯的数据(亮为“1”,灭为“0”)为11011110;发送“95”,即二进制的“10010101”时,LED1灯群展示数据为10010101。由于没有示波器,不能看到波形,仅能通过LED2中的LED7—LED2显示可以看出DDS波形发生器的波形类型控制字与频率设置控制字数据都是对的。至此,正确实现任意波形发生器功能。

低通滤波器

低通滤波器通过IP核设计得以实现,仿真波形如下图8所示。

图27 FIR—IP核实现仿真波形

通过上面仿真波形可以看出4MHz和5MHz的正弦混频信号经过FIR低通滤波器后将9MHz的高频正弦信号滤除掉了,输出为我们需要的1MHz低频信号。

图27 FIR-Verilog代码实现仿真波形

如上图所示,DDS产生频率为200Hz与800Hz输入,DDS_out为叠加信号,低通滤波器输出波形不符合功能要求,未能定位到具体原因,仿真错误、系统功能未正确实现。


END






往期精选 

 
 

【免费】FPGA工程师招聘平台

新谈:为什么你觉得FPGA难学?如何入门?

基于FPGA的CAN总线控制器的设计(附代码)

SANXIN-B01开发板verilog教程V3电子版

笔记连载 | Day9【xilinx ZYNQ7000系列之《PS端 》串口打印】

求职面试 | FPGA或IC面试题最新汇总篇

Xilinx Zynq系列FPGA实现神经网络中相关资源评估


FPGA技术江湖广发江湖帖

无广告纯净模式,给技术交流一片净土,从初学小白到行业精英业界大佬等,从军工领域到民用企业等,从通信、图像处理到人工智能等各个方向应有尽有,QQ微信双选,FPGA技术江湖打造最纯净最专业的技术交流学习平台。


FPGA技术江湖微信交流群

加群主微信,备注职业+方向+名字进群


FPGA技术江湖QQ交流群

备注地区+职业+方向+名字进群

FPGA技术江湖 任何技术的学习就好比一个江湖,对于每一位侠客都需要不断的历练,从初入江湖的小白到归隐山林的隐世高人,需要不断的自我感悟自己修炼,让我们一起仗剑闯FPGA乃至更大的江湖。
评论
  • 全球知名半导体制造商ROHM Co., Ltd.(以下简称“罗姆”)宣布与Taiwan Semiconductor Manufacturing Company Limited(以下简称“台积公司”)就车载氮化镓功率器件的开发和量产事宜建立战略合作伙伴关系。通过该合作关系,双方将致力于将罗姆的氮化镓器件开发技术与台积公司业界先进的GaN-on-Silicon工艺技术优势结合起来,满足市场对高耐压和高频特性优异的功率元器件日益增长的需求。氮化镓功率器件目前主要被用于AC适配器和服务器电源等消费电子和
    电子资讯报 2024-12-10 17:09 88浏览
  • 一、SAE J1939协议概述SAE J1939协议是由美国汽车工程师协会(SAE,Society of Automotive Engineers)定义的一种用于重型车辆和工业设备中的通信协议,主要应用于车辆和设备之间的实时数据交换。J1939基于CAN(Controller Area Network)总线技术,使用29bit的扩展标识符和扩展数据帧,CAN通信速率为250Kbps,用于车载电子控制单元(ECU)之间的通信和控制。小北同学在之前也对J1939协议做过扫盲科普【科普系列】SAE J
    北汇信息 2024-12-11 15:45 83浏览
  • RK3506 是瑞芯微推出的MPU产品,芯片制程为22nm,定位于轻量级、低成本解决方案。该MPU具有低功耗、外设接口丰富、实时性高的特点,适合用多种工商业场景。本文将基于RK3506的设计特点,为大家分析其应用场景。RK3506核心板主要分为三个型号,各型号间的区别如下图:​图 1  RK3506核心板处理器型号场景1:显示HMIRK3506核心板显示接口支持RGB、MIPI、QSPI输出,且支持2D图形加速,轻松运行QT、LVGL等GUI,最快3S内开
    万象奥科 2024-12-11 15:42 71浏览
  • 时源芯微——RE超标整机定位与解决详细流程一、 初步测量与问题确认使用专业的电磁辐射测量设备,对整机的辐射发射进行精确测量。确认是否存在RE超标问题,并记录超标频段和幅度。二、电缆检查与处理若存在信号电缆:步骤一:拔掉所有信号电缆,仅保留电源线,再次测量整机的辐射发射。若测量合格:判定问题出在信号电缆上,可能是电缆的共模电流导致。逐一连接信号电缆,每次连接后测量,定位具体哪根电缆或接口导致超标。对问题电缆进行处理,如加共模扼流圈、滤波器,或优化电缆布局和屏蔽。重新连接所有电缆,再次测量
    时源芯微 2024-12-11 17:11 79浏览
  • 习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习笔记&记录学习习笔记&记学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记录学习学习笔记&记
    youyeye 2024-12-10 16:13 109浏览
  • 概述 通过前面的研究学习,已经可以在CycloneVGX器件中成功实现完整的TDC(或者说完整的TDL,即延时线),测试结果也比较满足,解决了超大BIN尺寸以及大量0尺寸BIN的问题,但是还是存在一些之前系列器件还未遇到的问题,这些问题将在本文中进行详细描述介绍。 在五代Cyclone器件内部系统时钟受限的情况下,意味着大量逻辑资源将被浪费在于实现较大长度的TDL上面。是否可以找到方法可以对此前TDL的长度进行优化呢?本文还将探讨这个问题。TDC前段BIN颗粒堵塞问题分析 将延时链在逻辑中实现后
    coyoo 2024-12-10 13:28 102浏览
  • 【萤火工场CEM5826-M11测评】OLED显示雷达数据本文结合之前关于串口打印雷达监测数据的研究,进一步扩展至 OLED 屏幕显示。该项目整体分为两部分: 一、框架显示; 二、数据采集与填充显示。为了减小 MCU 负担,采用 局部刷新 的方案。1. 显示框架所需库函数 Wire.h 、Adafruit_GFX.h 、Adafruit_SSD1306.h . 代码#include #include #include #include "logo_128x64.h"#include "logo_
    无垠的广袤 2024-12-10 14:03 71浏览
  • 天问Block和Mixly是两个不同的编程工具,分别在单片机开发和教育编程领域有各自的应用。以下是对它们的详细比较: 基本定义 天问Block:天问Block是一个基于区块链技术的数字身份验证和数据交换平台。它的目标是为用户提供一个安全、去中心化、可信任的数字身份验证和数据交换解决方案。 Mixly:Mixly是一款由北京师范大学教育学部创客教育实验室开发的图形化编程软件,旨在为初学者提供一个易于学习和使用的Arduino编程环境。 主要功能 天问Block:支持STC全系列8位单片机,32位
    丙丁先生 2024-12-11 13:15 50浏览
  • 智能汽车可替换LED前照灯控制运行的原理涉及多个方面,包括自适应前照灯系统(AFS)的工作原理、传感器的应用、步进电机的控制以及模糊控制策略等。当下时代的智能汽车灯光控制系统通过车载网关控制单元集中控制,表现特殊点的有特斯拉,仅通过前车身控制器,整个系统就包括了灯光旋转开关、车灯变光开关、左LED前照灯总成、右LED前照灯总成、转向柱电子控制单元、CAN数据总线接口、组合仪表控制单元、车载网关控制单元等器件。变光开关、转向开关和辅助操作系统一般连为一体,开关之间通过内部线束和转向柱装置连接为多,
    lauguo2013 2024-12-10 15:53 85浏览
  • 我的一台很多年前人家不要了的九十年代SONY台式组合音响,接手时只有CD功能不行了,因为不需要,也就没修,只使用收音机、磁带机和外接信号功能就够了。最近五年在外地,就断电闲置,没使用了。今年9月回到家里,就一个劲儿地忙着收拾家当,忙了一个多月,太多事啦!修了电气,清理了闲置不用了的电器和电子,就是一个劲儿地扔扔扔!几十年的“工匠式”收留收藏,只能断舍离,拆解不过来的了。一天,忽然感觉室内有股臭味,用鼻子的嗅觉功能朝着臭味重的方向寻找,觉得应该就是这台组合音响?怎么会呢?这无机物的东西不会腐臭吧?
    自做自受 2024-12-10 16:34 141浏览
  • 近日,搭载紫光展锐W517芯片平台的INMO GO2由影目科技正式推出。作为全球首款专为商务场景设计的智能翻译眼镜,INMO GO2 以“快、准、稳”三大核心优势,突破传统翻译产品局限,为全球商务人士带来高效、自然、稳定的跨语言交流体验。 INMO GO2内置的W517芯片,是紫光展锐4G旗舰级智能穿戴平台,采用四核处理器,具有高性能、低功耗的优势,内置超微高集成技术,采用先进工艺,计算能力相比同档位竞品提升4倍,强大的性能提供更加多样化的应用场景。【视频见P盘链接】 依托“
    紫光展锐 2024-12-11 11:50 51浏览
我要评论
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦