SoC中IP化设计的考虑因素总结

FPGA技术江湖 2022-06-13 09:10



由于ASIC的设计功能复杂,设计时需要有各种IP的使用。在设计IP或使用IP时,重要的考虑因素是基于IO需求以及设计的功能和时间要求。在这种情况下,了解各种可用的IP对设计团队是很有帮助的。本文就针对IP设计中注意事项、有用策略及FPGA原型设计等进行简要说明。



1

IP设计与开发


假如考虑SoC设计由处理器、视频编解码器、DDR控制器等功能模块组成。对于快周期的设计一般行业惯例是有IP可以使用。考虑到DDR内存控制器IP已经在市场上上市,所以在设计过程中,我们不是从头开始设计内存控制器,而是根据行业惯例来设计可用的功能和经过时间验证的IP


IP的提供形式如下,原型团队需要在不同阶段的设计周期中使用IP


  • RTL IP源代码:已获取IP源代码的开源版本或license版本。使用VHDLVerilog的源代码是可用的。

  • IP:这种类型的IP核有时是加密版本,它们需要在设计和重用期间进行一些处理。

  • 网络列表形式的IP:它们以SoC组件的预合成网络列表或Synopsys GTECH的形式可用。

  • 物理IP:它们也被称为硬IP,它们是由晶圆代工厂预先布局的。

  • 加密的源代码:RTL使用加密的密钥进行保护,必须解密才能获得RTL源代码。


2

IP选择注意事项


以下是我们在选择IP时要考虑的要点。


  • IP支持的功能需求及特性。

  • 适用于IO等高速接口的IP

  • IP可用的形式。即IP调整是否有可能提高性能。

  • IP拥有什么样的配置环境。

  • IP中有哪些调试和测试特性。

  • IP供应商提供了什么样的文档?

  • IP有哪些电气特性?

  • 可用IP的环境是什么?

  • IP的不同时钟和功率域。

  • IP的时序特性和IO延迟是什么?


3

IP设计中的有用策略


以下是一些在IP设计过程中可以使用的策略。虽然IP设计和验证是一个非常耗时的阶段,但如果设计需要新的功能实现,则必须进行IP设计和开发。例如,市场上出现了新的标准,在这种情况下,设计公司可能会进行IP设计和开发。


1.IP设计与复用


大多数SoC设计团队总是使用第三方功能和时间验证的IP。在设计复杂的专用集成电路时,可以实现IP的复用。在设计和原型阶段可以使用硬IP或软IP,复用有助于实现。


  • 专注于设计额外的支持特性,以便加快开发周期。

  • 缩短上市时间。

  • 设计团队将能够花更多的时间进行低功率和高速的设计。

  • 设计团队将能够发挥使用多个时钟域和多个功率域的设计。

  • 物理设计方面的挑战,如修正时间冲突,需要在物理设计过程中投入更多时间。因此,如果使用IP,时间会大大减少。


2.软硬件协同设计


这也被称为设计分区,设计必须分为硬件和软件两部分。重要的考虑点是在划分设计时;在设计中需要如何协同并行执行?在目前的场景中,由于SoC是复杂的,可以使用设计中的并行性来实现功能,这反过来可以提高设计性能。在设计划分阶段,需要对复杂的计算任务或算法进行划分。大多数复杂的计算块需要使用硬件实现。设计划分是定义需要使用软件实现哪些内容的重要和决定性阶段。以及什么需要使用硬件来实现。


例如,视频解码器的设计需要支持多帧。该视频解码器可以有效地利用硬件实现,甚至可以结合解码器的并行性。对于需要FFTFIRIIR等滤波器或高速乘法器的高计算DSP功能块,可以利用硬件实现。


让我们考虑协议实现的场景,大多数协议如以太网、USBAHB可以通过硬件软件协同设计有效地实现。这些算法应该经过功能性时序验证。这在克服和减少设计中的延迟方面具有优势。对于大多数协议实现,必须考虑。


硬件软件设计的主要挑战是吞吐量功率需求的分析。例如,考虑SoC设计中的场景,固定长度的数据包需要在固定的时间间隔内传输。如果设计是通过使用硬件实现的,那么就需要注意硬件和软件之间应该有最少的交互。为了尽量减少硬件和软件之间的交互,可以使用FIFO缓冲区和计时器来使用该策略。


3.接口细节与时序要求


对于每个IP,都必须有功能性和经过时间验证的总线接口。在大多数应用中,都使用了高级高速总线协议。这些协议需要验证设计的功能和时间正确性。为了实现数据的高速传输,IO接口需要有针对性。在SoC设计中有许多不同类型的IO接口。这些IO可以是通用IO、差分IO和高速IO


Reset clock要求

时钟分配网络用于向SoC中所有寄存器提供统一的时钟偏差。时钟策略在整体设计性能中起着至关重要的作用。采用时钟树综合的方法,利用合适的时钟树来实现均匀的时钟倾斜。使用单时钟结构还是多时钟域结构需要在体系结构层面进行决定。同步或异步逻辑的使用也需要在体系结构级别定义。Reset可以是异步的,也可以是同步的,需要在SoC的架构阶段定义。


4.EDA工具与license要求


SoCFPGA原型设计和ASIC移植选择必要的EDA工具和许可证。大多数行业标准工具是:

SimulatorQuestasim, VCS, ModelSim

Synthesis:Synpilfy pro and Synopsys DC

STAprime time (Synopsys PT)


5.开发原型平台


对于SoCIP验证,使用必要的原型和开发平台。原型平台可以包括使用多个FPGA板来实现和验证SoC,所需的IP,所需的DSP功能,所需的内存和所需的通用处理器。所需原型板的可用性与必要的接口,以实现SoC和调试或测试设置的使用。


大多数SoC都是通过使用由可用EDA工具和逻辑分析仪组成的测试设置进行测试的。在SoC设计周期的开始,架构师分析了设计和功能需求,并根据速度和门数估计的需求设计了原型平台。这里最重要的因素是上市时间、预算分配和设计时间需求。如果DSP功能在FPGA中可用,那么在FPGA上实现DSP功能是明智的。


6.开发测试平台


对于复杂的门计数SoC,需要用所需的测试向量来开发必要的测试用例。特性可以使用顶级功能规范来提取,并且所需的测试用例可以在测试计划文档中记录下来。开发的测试向量可以对验证的质量产生显著的影响,以实现覆盖目标。测试用例可以被记录为基本的、次要的和随机的测试用例。带有所需覆盖率目标的受限随机验证可以通过使用所需的必要测试用例来实现。


7.开发验证平台


使用验证语言,如Verilog和高级验证语言,如System VerilogSystem C;用于早期检测bug并实现覆盖目标。在大门数SoC设计中,通过捕获设计早期的bug来提高整体设计质量的验证计划一直是至关重要的。总体目标是在更少的时间内实现所需和设计的功能。需要构建验证环境来实现覆盖目标。验证体系结构可以包含必要的总线功能模型和驱动程序、监视器和计分板,用于健壮地检查设计规范。环境的总体验证计划和创建的目标是实现自动化,以在更少的时间持续时间内最小化完成功能检查的时间要求。


4

使用多个FPGA进行原型设计


以SoC设计为例,它具有通用计算的处理器、DDR3内存控制器和视频编码器和解码器IP。如果设计需要200,000个逻辑门,那么这个设计就无法适应Artix-7的单FPGA。在这种情况下,我们需要使用设计分区来针对使用多个FPGA的设计。对于大多数SoC,我们需要使用多个FPGA架构来针对原型。FPGA可以使用环型或星型拓扑进行连接。


以下是一些重要的建议,使用多个FPGA进行原型设计。


  • 更好地理解设计:尝试理解设计的模拟和数字功能,并将设计划分为模拟和数字设计领域。使用分区工具可以得到更好的结果。自动划分工具可以用于跨连续边界更好地划分设计。

  • 模拟功能和附加接口FPGA是实现数字设计的理想选择,但实际设计中既有模拟模块,也有数字模块。所以尽量选择额外的子板卡来连接ADCDAC

  • 资源的有效使用:在执行分区时尝试采用策略,以允许EDA工具拥有最多70%FPGA资源。这将允许原型团队在启动阶段添加BIST和调试逻辑。

  • IO和引脚复用的要求:IO的速度是决定原型整体性能的重要因素。对于多个FPGA设计,还需要部署其他多路复用策略。

  • 时钟策略:根据星型、环形拓扑结构的要求,有必要考虑多个FPGA设计的时钟策略。在调试和测试阶段需要考虑时钟偏差和其他电路板延迟。

  • IO接口:SOC架构级别,应该做出关于原型特性需求的决定。在使用单个或多个FPGA设计原型时,考虑IO速度、IO电压、带宽、时钟和复位网络、外部接口总是更好的选择!

  • FPGA连接性:原型团队需要考虑使用多个FPGA的原型的环形、星型或混合型连接性。


以下是其中的几个要点:


(a)  环型连接


在这种类型的布置中,多个FPGA被连接起来形成环。


在这种连接类型中,它增加了整体路径延迟。当信号通过FPGA时,等效原型逻辑可以类似于优先级逻辑。与其他类型的单板相比,这种类型的连接速度较慢。


如果我们试图将环形连接可视化,那么在高层次上,我们可以考虑使用这种类型的FPGA内部连接的引脚连接。IO的浪费不能局限在这种连通性上。FPGA处于下端;IO会被浪费掉,而且对于电路板设计师和电路板布局团队来说,将这些IO连接到高阻抗状态是额外的开销。


(b)星型连接


由于与另一个FPGA直接连接,这种类型的FPGA内部连接比环形排列更快。为了获得更好的原型性能,使用FPGA之间的高速互连,并将未使用的引脚配置为高阻抗状态。


c)混合连接


在板卡的设计和布局中,我们可以使用环型连接和星型连接的混合。这种类型的连接可以具有中等的性能。


市场上供应商提供的电路板有固定的连接,可能不适合在原型制作过程中,因为它们不符合规格和要求。在这种情况下,根据设计的复杂性,最好选择接口连接性,以获得更好的原型性能



---END---


更多关于5G、FPGA、数字IC、通信算法等内容,可关注微信公众号【FPGA算法工程师】。


往期精选 

 
 

【免费】FPGA工程师人才招聘平台

FPGA人才招聘,企业HR,看过来!

系统设计精选 | 基于FPGA的实时图像边缘检测系统设计(附代码)

基于原语的千兆以太网RGMII接口设计

时序分析理论和timequest使用_中文电子版

求职面试 | FPGA或IC面试题最新汇总篇

FPGA图像处理专题课新增Vivado部分内容,线上线下均可报名

FPGA时序分析及约束专题课新增Vivado部分内容,线上线下均可报名

资料汇总|FPGA软件安装包、书籍、源码、技术文档…(2022.05.15更新)

FPGA技术江湖广发江湖帖

无广告纯净模式,给技术交流一片净土,从初学小白到行业精英业界大佬等,从军工领域到民用企业等,从通信、图像处理到人工智能等各个方向应有尽有,QQ微信双选,FPGA技术江湖打造最纯净最专业的技术交流学习平台。


FPGA技术江湖微信交流群

加群主微信,备注职业+方向+名字进群


FPGA技术江湖QQ交流群

备注地区+职业+方向+名字进群

FPGA技术江湖 任何技术的学习就好比一个江湖,对于每一位侠客都需要不断的历练,从初入江湖的小白到归隐山林的隐世高人,需要不断的自我感悟自己修炼,让我们一起仗剑闯FPGA乃至更大的江湖。
评论 (0)
  • 近日,全球6G技术与产业生态大会(简称“全球6G技术大会”)在南京召开。紫光展锐应邀出席“空天地一体化与数字低空”平行论坛,并从6G通信、感知、定位等多方面分享了紫光展锐在6G前沿科技领域的创新理念及在空天地一体化技术方面的研发探索情况。全球6G技术大会是6G领域覆盖广泛、内容全面的国际会议。今年大会以“共筑创新 同享未来”为主题,聚焦6G愿景与关键技术、安全可信、绿色可持续发展等前沿主题,汇聚国内外24家企业、百余名国际知名高校与科研代表共同商讨如何推动全行业6G标准共识形成。6G迈入关键期,
    紫光展锐 2025-04-17 18:55 131浏览
  • 现阶段,Zigbee、Z-Wave、Thread、Wi-Fi与蓝牙等多种通信协议在智能家居行业中已得到广泛应用,但协议间互不兼容的通信问题仍在凸显。由于各协议自成体系、彼此割据,智能家居市场被迫催生出大量桥接器、集线器及兼容性软件以在不同生态的设备间构建通信桥梁,而这种现象不仅增加了智能家居厂商的研发成本与时间投入,还严重削减了终端用户的使用体验。为应对智能家居的生态割裂现象,家居厂商需为不同通信协议重复开发适配方案,而消费者则需面对设备入网流程繁琐、跨品牌功能阉割及兼容隐患等现实困境。在此背景
    华普微HOPERF 2025-04-17 17:53 50浏览
  •   无人机蜂群电磁作战仿真系统全解析   一、系统概述   无人机蜂群电磁作战仿真系统是专业的仿真平台,用于模拟无人机蜂群在复杂电磁环境中的作战行为与性能。它构建虚拟电磁环境,模拟无人机蜂群执行任务时可能遇到的电磁干扰与攻击,评估作战效能和抗干扰能力,为其设计、优化及实战应用提供科学依据。   应用案例   目前,已有多个无人机蜂群电磁作战仿真系统在实际应用中取得了显著成效。例如,北京华盛恒辉和北京五木恒润无人机蜂群电磁作战仿真系统。这些成功案例为无人机蜂群电磁作战仿真系统的推广和应用提
    华盛恒辉l58ll334744 2025-04-17 16:29 72浏览
  •   无人机电磁兼容模拟训练系统软件:全方位剖析   一、系统概述   北京华盛恒辉无人机电磁兼容模拟训练系统软件,专为满足无人机于复杂电磁环境下的运行需求而打造,是一款专业训练工具。其核心功能是模拟无人机在电磁干扰(EMI)与电磁敏感度(EMS)环境里的运行状况,助力用户评估无人机电磁兼容性能,增强其在复杂电磁场景中的适应水平。   应用案例   目前,已有多个无人机电磁兼容模拟训练系统在实际应用中取得了显著成效。例如,北京华盛恒辉和北京五木恒润无人机电磁兼容模拟训练系统。这些成功案例为
    华盛恒辉l58ll334744 2025-04-17 14:52 33浏览
  •   北京华盛恒辉无人机电磁兼容模拟训练系统软件是专门用于模拟与分析无人机在复杂电磁环境中电磁兼容性(EMC)表现的软件工具。借助仿真技术,它能帮助用户评估无人机在电磁干扰下的性能,优化电磁兼容设计,保障无人机在复杂电磁环境中稳定运行。   应用案例   目前,已有多个无人机电磁兼容模拟训练系统在实际应用中取得了显著成效。例如,北京华盛恒辉和北京五木恒润无人机电磁兼容模拟训练系统。这些成功案例为无人机电磁兼容模拟训练系统的推广和应用提供了有力支持。   系统功能   电磁环境建模:支持三维
    华盛恒辉l58ll334744 2025-04-17 15:10 53浏览
  • 一、行业背景与需求随着智能化技术的快速发展和用户对便捷性需求的提升,电动车行业正经历从传统机械控制向智能交互的转型。传统电动车依赖物理钥匙、遥控器和独立防盗装置,存在操作繁琐、功能单一、交互性差等问题。用户期待通过手机等智能终端实现远程控制、实时数据监控及个性化交互体验。为此,将蓝牙语音芯片集成至电动车中控系统,成为推动智能化升级的关键技术路径。二、方案概述本方案通过在电动车中控系统中集成WT2605C蓝牙语音芯片,构建一套低成本、高兼容性的智能交互平台,实现以下核心功能:手机互联控制:支持蓝牙
    广州唯创电子 2025-04-18 08:33 115浏览
  •   无人机电磁环境效应仿真系统:深度剖析   一、系统概述   无人机电磁环境效应仿真系统,专为无人机在复杂电磁环境下的性能评估及抗干扰能力训练打造。借助高精度仿真技术,它模拟无人机在各类电磁干扰场景中的运行状态,为研发、测试与训练工作提供有力支撑。   应用案例   目前,已有多个无人机电磁环境效应仿真系统在实际应用中取得了显著成效。例如,北京华盛恒辉和北京五木恒润无人机电磁环境效应仿真系统。这些成功案例为无人机电磁环境效应仿真系统的推广和应用提供了有力支持。   二、系统功能  
    华盛恒辉l58ll334744 2025-04-17 15:51 67浏览
  • 一、行业背景与需求智能门锁作为智能家居的核心入口,正从单一安防工具向多场景交互终端演进。随着消费者对便捷性、安全性需求的提升,行业竞争已从基础功能转向成本优化与智能化整合。传统门锁后板方案依赖多颗独立芯片(如MCU、电机驱动、通信模块、语音模块等),导致硬件复杂、功耗高、开发周期长,且成本压力显著。如何通过高集成度方案降低成本、提升功能扩展性,成为厂商破局关键。WTVXXX-32N语音芯片通过“单芯片多任务”设计,将语音播报、电机驱动、通信协议解析、传感器检测等功能整合于一体,为智能门锁后板提供
    广州唯创电子 2025-04-18 09:04 122浏览
  •   无人机蜂群电磁作战仿真系统软件,是专门用于模拟、验证无人机蜂群在电磁作战环境中协同、干扰、通信以及对抗等能力的工具。下面从功能需求、技术架构、典型功能模块、发展趋势及应用场景等方面展开介绍:   应用案例   目前,已有多个无人机蜂群电磁作战仿真系统在实际应用中取得了显著成效。例如,北京华盛恒辉和北京五木恒润无人机蜂群电磁作战仿真系统。这些成功案例为无人机蜂群电磁作战仿真系统的推广和应用提供了有力支持。   功能需求   电磁环境建模:模拟构建复杂多样的电磁环境,涵盖各类电磁干扰源与
    华盛恒辉l58ll334744 2025-04-17 16:49 64浏览
  • 置信区间反映的是“样本均值”这个统计量的不确定性,因此使用的是标准误(standard error),而不是直接用样本标准差(standard deviation)。标准误体现的是均值的波动程度,而样本标准差体现的是个体数据的波动程度,两者并非一回事,就如下图所显示的一样。下面优思学院会一步一步解释清楚:一、标准差和标准误,究竟差在哪?很多同学对“标准差”和“标准误”这两个概念傻傻分不清楚,但其实差别明显:标准差(Standard Deviation,σ或s):是衡量单个数据点相对于平均值波动的
    优思学院 2025-04-17 13:59 24浏览
  • 1. 在Ubuntu官网下载Ubuntu server  20.04版本https://releases.ubuntu.com/20.04.6/2. 在vmware下安装Ubuntu3. 改Ubuntu静态IP$ sudo vi /etc/netplan/00-installer-config.yaml# This is the network config written by 'subiquity'network:  renderer: networkd&nbs
    二月半 2025-04-17 16:27 67浏览
我要评论
0
0
点击右上角,分享到朋友圈 我知道啦
请使用浏览器分享功能 我知道啦