为了使FPGA和PCB设计人员更好的合作,Zuken和Aldec宣布进行合作,将在Zuken的CR-5000 PCB设计环境中调用Aldec的FPGA设计工具。双方将在六月份举行的设计自动化会议(Design Automation Conference, DAC)上宣布路线图。
Aldec的Active-HDL是一套包括混合语言模拟的FPGA设计工具,Zuken的CR-5000设计工具提供一个从原理图攫取(schematic capture)到板卡版图的约束驱动(constraint-driven)环境。Zuken技术合作伙伴Nik Kontic表示,二者互为补充。
Kontic认为,客户面临的问题是如何同时进行FPGA和PCB设计。FPGA引脚的分配必须传递给板卡设计人员,而板卡设计的约束也需要传递回FPGA设计人员。
双方的初次合作将使用户能够在CR-5000 System Designer原理图环境中启动Active-HDL,对整个设计执行FPGA时序模拟,而不是单独对FPGA进行。来回传递引脚分配的功能正在进行开发。
Kontik透露,目前正在讨论从CR-5000 Board Designer版图环境中启动Active-HDL,使版图工程师进行引脚交换,同时更新所有的电路板和FPGA设计数据。