广告

FMF倾情打造闪存仿真模型,助力Spansion实现设计优化

2006-08-17 阅读:
开发和销售电子元件仿真模型的开放源代码和设计服务供应商Free Model Foundry(FMF)公司日前宣布,该公司已开发出针对Spansion公司MirrorBit Ornandt产品的VHDL和Verilog模型。Spansion的闪存是其开放源模型库的第一万个仿真元件。

开发和销售电子元件仿真模型的开放源代码和设计服务供应商Free Model Foundry(FMF)公司日前宣布,该公司已开发出针对Spansion公司MirrorBit Ornandt产品的VHDL和Verilog模型。Spansion的闪存是其开放源模型库的第一万个仿真元件。

FMF表示,VHDL和Verilog模型是由该公司负责服务的模型铸造服务事业部开发而成的,旨在为使用Spansion闪存设备的设计人员在设计开发和系统验证过程中提供帮助,并优化用于无线领域的存储系统的性能。

Spansion公司无线方案事业部营销和MCP开发副总裁Steve Schrepferman表示:“仿真模型减轻了手机设计人员的开发和执行任务,从而加快了我们产品上市的速度。”

FMF公司的创始人之一,模型铸造服务事业部首席执行官Richard Munden指出:“高质量的仿真模型是芯片和系统设计人员的重要工具,尤其对于在存储上要求越来越高的移动应用来说更是不可或缺。在与Spansion公司的合作中,我们可以帮助他们缩短开发周期,并让他们能够集中于提供更多的创新设计。”

FMF表示,使用其产品的用户可以根据自己的需要从两种不同的建模方式中任选一种。一种采用静态内存分配,适合于那些仿真过程需要占据大部分内存的用户。另一种是动态内存分配:用户进行的仿真如果在某个特定的方针阶段只占据一小部分内存,那么就只有实际被使用的那一部分内存会被释放。

VHDL模型执行时,提供的这两种模式是同一个模型下的独立架构的形式。Verilog则采用标准Verilog用于静态分配,而SystemVerilog则用于动态分配。

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
相关推荐
    广告
    近期热点
    广告
    广告
    可能感兴趣的话题
    广告
    广告
    向右滑动:上一篇 向左滑动:下一篇 我知道了