广告

Actel推出7.2版本的Libero IDE,提升FPGA性能

2006-07-14 阅读:
Actel公司宣布推出Actel Libero集成设计环境(IDE)的最新版本7.2,具备崭新功能,可提升基於Actel现场可编程门阵列(FPGA)设计的灵活性、效率和性能。Libero IDE 7.2具有强化的SmartGen、SmartTime和SmartPower工具,提供全新的知识产权(IP)核生成功能,以支持Actel的Fusion可编程系统芯片(PSC)产品。Libero IDE 7.2还同时为Actel Fusion、ProASIC3和RTAX-S系列产品的设计人员,提供增强的时序和功率分析功能。

Actel公司宣布推出Actel Libero集成设计环境(IDE)的最新版本7.2,其具备崭新功能,可提升基于Actel现场可编程门阵列(FPGA)设计的灵活性、效率和性能。Libero IDE 7.2具有强化的SmartGen、SmartTime和SmartPower工具,提供全新的知识产权(IP)核生成功能,以支持Actel的Fusion可编程系统芯片(PSC)产品。Libero IDE 7.2还同时为Actel Fusion、ProASIC3和RTAX-S系列产品的设计人员,提供增强的时序和功率分析功能。

智能化工具辅助FPGA设计

针对众多常用的IP功能,SmartGen工具会为用户带来设计自动化特性,让设计人员为以Fusion为基础的设计导入现有的IP核及创制新的IP核。新功能包括采样序列生成器、采样序列生成器配置电路和图形化锁相环(PLL)配置器。此外,监控模块变化和相互关联的状态管理功能现可将所获得的信息直接传递给Libero,让设计人员只需点击一下鼠标便可更新所有相关的模块。现在,SmartGen更支持直接更新用以配置模拟系统构件的非挥发性内存,因此能减少或消除冗长的综合迭代过程。

Actel的SmartTime时序分析工具提供基于业界标准的静态时序分析功能,包括Synopsys公司的设计约束SDC,以及新的图形化约束界面,因此使到ASIC向混合信号FPGA的过渡更加容易。另一项新增功能是时钟源滞后分析,容许对具抖动的时钟定义约束条件,协助设计人员分析FPGA在其操作环境中的时序。SmartTime也能对内部和外部生成的时钟进行异步信号的恢复和移除时序的正确性检查。

Actel SmartPower功耗分析工具的增强功能让用户可进行详细的功耗分析,因而有助于节省功耗、降低成本和提高设计的可靠性。SmartPower现在能分别生成网络、系统门、I/O、RAM、FIFO以及时钟电路的功耗信息,又或根据部件类型逐个模块生成功耗信息。该工具可因应所有已定义的电压进行电力分配检查和功耗比较。此外,SmartPower还可根据启动率估计每个负载的定时和输出功率,使设计人员能更精确地计算出系统功耗。

供货情况

Actel Libero IDE 7.2 Platinum(白金)版本可运行于Windows和Unix平台;升级的Libero Gold(金)版本则用于Windows平台。所有版本均提供一年期可更新的使用权证。要了解有关产品的价格详情,请与Actel联系。

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
相关推荐
    广告
    近期热点
    广告
    广告
    可能感兴趣的话题
    广告
    广告
    向右滑动:上一篇 向左滑动:下一篇 我知道了