广告

海思选中新思科技作为SOC设计IP供应商

2008-05-22 阅读:
作为全球领先的半导体设计和制造软件及知识产权(IP)供应商,新思科技(Synopsys)近日宣布,通信网络和数字媒体集成电路设计公司海思半导体有限公司(HiSilicon Technologies)已选中新思科技的DesignWare IP作为其系统级芯片(SoC)设计的事实标准。

作为全球领先的半导体设计和制造软件及知识产权(IP)供应商,新思科技(Synopsys)近日宣布,通信网络和数字媒体集成电路设计公司海思半导体有限公司(HiSilicon Technologies)已选中新思科技的DesignWare TM IP作为其系统级芯片(SoC)设计的事实标准。这项为期多年的协议将让海思能够运用新思科技范围宽广的各类领先DesignWare产品组合,如PCI Express、USB和DDR通信协议等等,在进行通信基础设施和消费类电子产品设计中降低风险并加快市场上市周期。

海思高级副总裁何庭波表示:“在评估了多项颇具竞争力的方案后,我们选定了新思科技,因为它在提供高品质IP方面已经确立了领先地位,而且它的IP已经过各种高性能SoC设计方案的实际芯片生产验证。这一领导地位与广泛、完整的解决方案产品以及优秀的技术支持相结合,使得新思科技的DesignWare IP在众多竞争对手中一枝独秀。”

新思科技公司副总裁兼解决方案部门总经理Joachim Kunkel表示:“我们作为连接IP的领先提供商,将继续为海思公司这样的客户提供全面的、高质量的解决方案来减小设计风险,并协助他们按期完成复杂芯片的开发工作。我们感谢海思对新思科技的信任,并希望能有机会帮助他们更加快速地把SoC设计投入批量生产。”

DesignWare IP产品简介

Synopsys提供广泛的、高质量、业经芯片生产验证过的、用于系统级芯片设计的数字、混合信号和验证IP产品组合。作为连接IP的领军企业,Synopsys能够提供业界最为完整的解决方案,适用于各种广泛应用的通信协议,例如USB、PCI Express、SATA、以太网和DDR。除了连接IP外,Synopsys还供应SystemC事务处理层模型,可用于构建用于快速硅前软件开发的虚拟平台。加之可靠稳妥的IP开发方法、在质量和和综合技术支持方面的大量投入,DesignWare IP让设计人员能够加快产品上市周期并降低集成风险。有关DesignWare IP的更多信息请访问http://www.synopsys.com/designware。

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
相关推荐
    广告
    近期热点
    广告
    广告
    可能感兴趣的话题
    广告
    广告
    向右滑动:上一篇 向左滑动:下一篇 我知道了