广告

安捷伦发布首款收发器模型库,用于信号完整性设计解决方案

2008-03-07 阅读:
安捷伦推出首款收发器模型库。此模型库是安捷伦与Altera公司合作开发的成果,可与安捷伦先进设计系统软件结合使用。与典型的模拟仿真方法相比,这款数千兆位收发器模型库可降低数千兆速率印刷电路板和背板信号完整性设计和分析的开发成本并提高生产效率。

安捷伦科技(Agilent)宣布推出首款收发器模型库。此模型库是安捷伦与Altera公司(基于收发器的FPGA的供应商)合作开发的成果,可与安捷伦先进设计系统软件结合使用。与典型的模拟仿真方法相比,这款数千兆位收发器模型库可降低数千兆速率印刷电路板和背板信号完整性设计和分析的开发成本并提高生产效率。

安捷伦EEsof EDA部门产品销售经理Joe Civello表示:“以前,信号完整性设计师在仿真数千兆位收发器性能时,只有一种非常费时的选择:使用为低频分析设计的仿真器超极限地工作。而现在使用新型Stratix II GX FPGA收发器模型库,我们彼此的客户就可以利用目前最先进的仿真技术,进行更快、更精确的高速串行链路设计。”

Altera公司高端产品销售高级总监David Greenfield表示:“客户依赖我们的FPGA来构建高性能、低功率、具有出色信号完整性的综合数千兆位收发器。我们与安捷伦合作开发了Stratix II GX模型库,使设计师能够使用安捷伦先进设计系统,结合经过挑选和测量的信道模型,精确快速地对收发器信号完整性进行模拟仿真。”

Stratix II GX模型库将向Altera公司的预期客户提供。如欲获得模型库,请与Altera公司销售代表或分销商联系,或发送电子邮件至s2gx_models@altera.com。如欲了解AlteraStratix II GX FPGA的详细信息,请访问www.altera.com/stratix2gx。

先进设计系统是领先的高频、高速电子设计自动化软件平台。最近发布的软件增加了新的信号完整性能力,例如添加了串行器/解串器(SERDES)/Verilog模拟混合信号协同仿真,可建立更完整的串行链路信号完整性设计流程。

本文为EET电子工程专辑 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
您可能感兴趣的文章
相关推荐
    广告
    近期热点
    广告
    广告
    可能感兴趣的话题
    广告
    广告
    向右滑动:上一篇 向左滑动:下一篇 我知道了